找回密码
 注册
关于网站域名变更的通知
查看: 420|回复: 5
打印 上一主题 下一主题

在PCB板设计时,如何解决传输线效应的问题?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-12-2 10:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
采用高时钟频率的快速集成电路芯片电路,在PCB板设计时如何来解决传输线效应的问题?. C) `# w& j7 X4 S! j9 s

该用户从未签到

2#
发表于 2020-12-2 11:20 | 只看该作者
把线宽画粗点,哈哈哈哈
  • TA的每日心情
    无聊
    2020-11-23 15:33
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2020-12-2 11:58 | 只看该作者
    阻抗匹配,合适的端接方式;可以仿真验证

    该用户从未签到

    4#
    发表于 2020-12-2 14:27 | 只看该作者
    楼上说阻抗匹配,为啥一下子感觉太难了

    该用户从未签到

    5#
    发表于 2020-12-2 14:28 | 只看该作者
    这个快速集成电路芯片是什么芯片?如果是数字芯片,一般不用考虑.如果是模拟芯片,要看传输线效应是否大到影响芯片的性能
  • TA的每日心情
    难过
    2021-4-23 15:23
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    6#
    发表于 2020-12-2 15:06 | 只看该作者
    线短一点,线一点,阻抗匹配一点。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-26 09:18 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表