找回密码
 注册
关于网站域名变更的通知
查看: 382|回复: 3
打印 上一主题 下一主题

PCB板设计时如何抗ESD?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-27 13:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB板设计时如何抗ESD
8 O& u, f1 I. m$ D. ^6 D0 O% W, L来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
( f5 t. i' N% z) |

该用户从未签到

2#
发表于 2020-11-27 14:28 | 只看该作者
尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。
  • TA的每日心情
    开心
    2020-9-2 15:04
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    3#
    发表于 2020-11-27 16:56 | 只看该作者
    在引向机箱外的连接器(容易直接被ESD击中)下方的所有PCB层上,要放置宽的机箱地或者多边形填充地,并每隔大约13mm的距离用过孔将它们连接在一起

    该用户从未签到

    4#
     楼主| 发表于 2020-11-27 16:56 | 只看该作者
    本帖最后由 zawq 于 2020-11-27 17:10 编辑
    7 h" D1 Y1 i; l! J  v0 z1 T
    + @/ \, K! I# ^2 c" u" @别的说的 感觉挺好
    ) V' `& M/ `& ]2 ~3 i. q5 M9 O, l* V, B. O# R: A
    在卡的顶层和底层靠近安装孔的位置,每隔100mm沿机箱地线将机箱地和电路地用1.27mm宽的线连接在一起。与这些连接点的相邻处,在机箱地和电路地之间放置用于安装的焊盘或安装孔。这些地线连接可以用刀片划开,以保持开路,或用磁珠/高频电容的跳接
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-6 22:04 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表