找回密码
 注册
关于网站域名变更的通知
查看: 275|回复: 1
打印 上一主题 下一主题

外部高速缓存SDRAM的基本读写流程

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-18 16:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
随着目前数字技术的发展,多通道数据的高速采集处理获得了广泛的应用,面对大的数据吞吐量,往往需要共享一块大的缓存空间(外挂的大容量存储SDRAM或是DDR)。而大多时候多通道之间的实时数据流量并不一定平衡。这样必须有一套合理多通道复用仲裁方法,达到整个数据存储效率最大化,用最小的存储空间达成最大的平均吞吐。
+ F+ s6 U2 U) k$ ?5 Z
5 Z% h, o. _, a9 p外部高速缓存的基本读写流程描述
0 }; a" Y, R# B: s7 D' k外部缓存SDRAM (DDR)由于读写共用一个物理接口,所以读写需要分时产生,读时不能写,写时不能读。而且对于易失性存储设备(掉电数据丢失),必须对内部数据定时刷新操作,同时在读写开始和完成时进行打开和关闭行操作,这样就使每一次的读写占用很多控制开销,使得底层操作效率不高,但这是易失性存储的特点,也就是刚性开销,所以对于整个系统的存储效率提升,外部数据流控和仲裁策略的设计就尤为关键。
0 {' l" ~: R: z5 Y$ }) @: ~ , Z3 s& C* \1 v0 T" P1 W
基于FPGA的多通道仲裁设计总体结构) q# S3 k0 C! m. N8 r/ `9 @
基于FPGA的多通道仲裁设计总体结构如图1所示。" ^$ ~. Z' [9 Z; O  E8 y
/ D+ d( I% v2 f' l5 O$ E
图1逻辑处理多通道数据流程结构
0 ^  F% K2 u* P7 S

: g9 I% y# H  T0 J3 T使用场景描述
* u' F6 \$ _. q& S) E. N# S典型应用场景,主机通过软件和逻辑处理部分进行数据交互,交互包括发送数据处理和接收数据处理两部分(发送和接收都是想对于HOST主机来讲的)。
1 K( v8 U) s9 w% P2 L; {9 l9 u# ]. c: w
1 m2 H, J, L) I' {(1)发送处理部分:逻辑接收HOST主机的数据,然后根据仲裁逻辑的优先级策略分通道写入SDRAM (DDR)中进行缓存(写操作),在发送的下游数据接口,仲裁逻辑再从SDRMA(DDR)中读取数据发送到相应的通道出口中去- |; n% [/ p( i- X+ z4 \9 j( t  q8 `

/ n- w$ |; a8 O7 T. J! M% O$ |1 q(2)接收处理部分︰逻辑从外部接口收到多通道数据,然后根据仲裁模块发出的仲裁优先级顺序将数据分通道写入SDRAM (DDR)中存储,在逻辑和主机HOST接口端,仲裁模块从SDRAM (DDR)中读出各通道数据送给HOST主机处理。
# s- O. U% c! l6 J, m- f

该用户从未签到

2#
 楼主| 发表于 2020-11-18 16:17 | 只看该作者
随着目前数字技术的发展,多通道数据的高速采集处理获得了广泛的应用,面对大的数据吞吐量,往往需要共享一块大的缓存空间(外挂的大容量存储SDRAM或是DDR)。而大多时候多通道之间的实时数据流量并不一定平衡。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 16:09 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表