|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 i# N, ^ a l |
& ~+ m- q- z6 [" d$ B. u
1.仿真前的准备工作/ [ ]; m$ i8 H
1.1 找到需要仿真的芯片的 IBIS 模型 2 v0 V u! p( }! [% L) c) a
一般可以从芯片制造商网站上找到,如果没有,可能要通过其它途径获得如从SPICE 模型中提取。/ O, C7 {* O, j J7 L/ E! O% q
1.2 模型转换 (IBIS→DML)
3 m6 l1 F5 l, Q1 E3 Q& D) ]将 IBIS 模型转换为 DML 模型,运用 Cadence 的 Model Integrity 工具将 IBIS 模型转化为 Cadence 能识别的 DML 模型,并验证仿真模型。2 `9 M, ^) e0 |% Z+ a8 ^, C- E
(1)单击“开始”按钮→“所有程序”→“allegro SPB 15.5”→“Model Integrity”,如图 1-1 所示:4 O6 h5 A2 ~' f( z9 m' q0 L
! N5 f [4 U. n
4 B. H- \/ y6 y% O6 _6 |/ L/ J1 M i0 H M
; L& l( l& t7 h
5 l) g. X; T' [0 K1 x" {5 Y+ }: z! u1 O4 c2 n, Z) T
|
|