|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
(布局DFM/热设计/信号完整性/EMC/电源模块的要求)
$ Z: Z2 D, n* i4 F P* r 在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。尤其是预布局,是思考整个电路板,信号流向、散热、结构等架构的过程。如果预布局是失败的,后面的再多努力也是白费。$ R% z M3 E+ a
; O) p( }3 U: |8 i" k* ] PCB布局设计印制线路板的设计工艺流程包括原理图的设计、电子元器件数据库登录、设计准备、区块划分、电子元器件配置、配置确认、布线和最终检验。在流程过程中,无论在哪道工序上发现了问题,都必须返回到上道工序,进行重新确认或修正。/ h4 t, D9 V- ~( _7 C1 q4 H
PCB布局设计规则
: h9 P2 e) {) M( q1 Q: g1 x+ t; [6 {' z! z/ l- H
1、在通常情况下,所有的元件均应布置在电路板的同一面上,只有顶层元件过密时,才能将一些高度有限并且发热量小的器件,如贴片电阻、贴片电容、贴片IC等放在低层。
) V& U* g' S5 j4 d7 {; R0 f5 j' W0 ?& p" b9 F( y; y) Z: G) z
2、在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观,在一般情况下不允许元件重叠;元件排列要紧凑,元件在整个版面上应分布均匀、疏密一致。2 h/ I5 T, Y+ a* g/ [7 G
1 m7 m0 ^- e4 G& r! }+ v
3、电路板上不同组件相临焊盘图形之间的最小间距应在1MM以上。; j. q e3 i# V& _- Z
( ]. A% Z) D3 A6 x4 k% z" Z
4、离电路板边缘一般不小于2MM.电路板的最佳形状为矩形,长宽比为3:2或4:3.电路板面尺大于200MM乘150MM时,应考虑电路板所能承受的机械强度。$ Q7 j& k, H% f- |
5 N; `) P3 Z' R, B$ z3 M& I
PCB布局设计技巧
; A" e; x+ f9 {' A
. t0 k. X% o, B, w- ^* k6 k( } 在PCB的布局设计中要分析电路板的单元,依据起功能进行布局设计,对电路的全部元器件进行布局时,要符合以下原则:' t! v4 V; H# F
w2 {8 m4 [. [* F6 @7 C, x+ a
1、按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向 [1] 。3 S- _& R6 c- t+ D1 k$ k
3 K3 p( F% c: |3 w7 I% Q8 t, F
2、以每个功能单元的核心元器件为中心,围绕他来进行布局。元器件应均匀、整体、紧凑的排列在PCB上,尽量减少和缩短各元器件之间的引线和连接。
, n4 {: c5 M5 ^ [0 }/ V
+ [ M" T' k( ?, h" f 3、在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件并行排列,这样不但美观,而且装旱容易,易于批量生产。1 A5 Y/ D. I s2 e5 I) e" t1 C0 T3 \+ |
7 f- P9 s+ J3 a5 D' l
1 j+ l) \, X" p8 h, e, g# C
+ Z c# t% p5 s" R8 n3 Y
s1 d5 d9 R9 _5 w' E+ \2 H PCB布局如何设计检视要素: O7 B3 Z* N$ C8 {* H7 q
/ n1 F! p6 d# a! W: e 一、布局的DFM要求
$ `. a( g2 r, d& K1 D/ m: u- o9 T" B* D) \
1、已确定优选工艺路线,所有器件已放置板面。; ?+ w g. |+ }* l# g
U/ l% n3 U7 S; m* B" H/ W) K: b 2、坐标原点为板框左、下延伸线交点,或者左下边插座的左下焊盘。
" Q9 C; T- \5 ]) L# n
* H" d( D6 h: O 3、PCB实际尺寸、定位器件位置等与工艺结构要素图吻合,有限制器件高度要求的区域的器件布局满足结构要素图要求。& S6 c% D3 h( T7 g$ k' n
7 E- N* {7 S4 p+ T9 k1 L* p
4、拨码开关、复位器件,指示灯等位置合适,拉手条与其周围器件不产生位置干涉。; ]4 a) P. f' u6 h& R0 a
+ i r: a6 n) s
5、板外框平滑弧度197mil,或者按结构尺寸图设计。
0 Q. X2 L& [0 x0 X1 K* Y N0 P$ F; ?* Y
6、普通板有200mil工艺边;背板左右两边留有工艺边大于400mil,上下两边留有工艺边大于680mil。 器件摆放与开窗位置不冲突。) R0 Y0 j) y& j) X3 [* o
/ ~. U, h4 l3 p
7、各种需加的附加孔(ICT定位孔125mil、拉手条孔、椭圆孔及光纤支架孔)无遗漏,且设置正确。9 I. g: I% v: ~6 c, B
( @- @5 C4 C0 Z3 { _" b
8、过波峰焊加工的器件pin间距、器件方向、器件间距、器件库等考虑到波峰焊加工的要求。9 e' p/ D& }7 e$ V; B) E
" Y+ c K+ [0 y* E- Y/ p1 C
9、器件布局间距符合装配要求:表面贴装器件大于20mil、IC大于80mil、BGA大于200mil。
% n# _3 Q% r( z! L! T: O8 a# I) n) K; a
10、压接件在元件面距高于它的器件大于120mil,焊接面压接件贯通区域无任何器件。1 D3 x! D% s, z ]% s/ v( y: }
; U/ r0 q+ m$ K/ V) c `' P3 D 11、高器件之间无矮小器件,且高度大于10mm的器件之间5mm内未放置贴片器件和矮、小的插装器件。
2 n1 S( }9 N4 E* j/ u1 d$ o) Y7 T+ F0 t4 a4 d2 W5 q2 ~8 i
12、极性器件有极性丝印标识。同类型有极性插装元器件X、Y向各自方向相同。; b" k# M, U6 i% b# x; f
' g' n' [9 F0 c+ E; O& C- U; G 13、所有器件有明确标识,没有P*,REF等不明确标识。
S+ L: q6 O6 o/ [7 o, U2 A z J$ t
14、含贴片器件的面有3个定位光标,呈“L”状放置。定位光标中心离板边缘距离大于240mil。
- U9 T- ^0 o2 q+ G: B, P1 y4 }/ T/ N7 V' `, w
15、如需做拼板处理,布局考虑到便于拼版,便于PCB加工与装配。
2 z3 T2 I! @: e$ @+ D% T4 `' N# h+ d5 J. c2 R
16、有缺口的板边(异形边)应使用铣槽和邮票孔的方式补齐。邮票孔为非金属化空,一般为直径40mil,边缘距16mil。
. P: S/ {) b3 }1 T) Z5 m) D1 ]+ M6 r4 I5 ~: F3 D6 B2 b
17、用于调试的测试点在原理图中已增加,布局中位置摆放合适。
: D8 U1 _; B+ u% P4 `7 H H3 L7 J+ W [
6 R8 S2 \+ v: Y2 L* I \- O$ l' z) S D9 ^
二、布局的热设计要求& z; Q% J# @4 e5 J ?
& A2 t6 p! @/ E* p, y, b
1、发热元件及外壳裸露器件不紧邻导线和热敏元件,其他器件也应适当远离。
" j% A/ U8 \# W" q7 F N; }6 t/ N+ f, r- c5 V
2、散热器放置考虑到对流问题,散热器投影区域内无高器件干涉,并用丝印在安装面做了范围标示。4 X/ }* _$ V* K* C4 H- m! G, z
. [; h: v& U j) w0 k* ` 3、布局考虑到散热通道的合理顺畅。
4 }7 Z' h/ `! x% ^9 f
0 |2 W7 S/ D/ K 4、电解电容适当离开高热器件。/ P; C) m4 F" Q, ?: L2 U
4 B* @8 Q' X. g7 a" N
5、考虑到大功率器件和扣板下器件的散热问题。9 |9 X4 Q% C2 W& H& D. u
% J" Q- U2 s8 U1 Y4 { a 三、布局的信号完整性要求
% v) @! @4 Q/ F8 O" c1 e
( p/ j6 m& T4 s8 d7 Q1 M 1、始端匹配靠近发端器件,终端匹配靠近接收端器件。
7 M/ A; X0 e+ O4 Q9 B6 r/ ~, l% Y1 c6 P# s1 t
2、退耦电容靠近相关器件放置/ u7 Q/ b. A9 R- }0 w9 g
- X: m m m* u' f' c, C0 M0 k, H 3、晶体、晶振及时钟驱动芯片等靠近相关器件放置。/ Q, t# Y* [$ B- g3 p* r: H2 j/ a
- E% H/ C. x, K: M$ J0 D 4、高速与低速,数字与模拟按模块分开布局。
~! u/ E; w( b8 D# h* h
! x! L1 V5 x; n4 u# v/ e2 L! y 5、根据分析仿真结果或已有经验确定总线的拓扑结构,确保满足系统要求。1 x H$ Y+ `6 h, P! q: j1 p0 J
! z; Z: ?* @. l9 X. Y 6、若为改板设计,结合测试报告中反映的信号完整性问题进行仿真并给出解决方案。
7 H0 i6 y, \* ^; T3 \/ J5 O; u% F/ X: u1 B2 S* k M
7、对同步时钟总线系统的布局满足时序要求。7 q [5 \* n- Z% m- {; D
' F- g+ s& b q
' a2 f4 R$ k" o0 g1 s
4 D w7 S5 W. K( P2 ]" }6 L" u% ?6 S- V5 x( k
四、EMC要求" s6 L6 C$ A5 d1 k+ a
: ^ s6 b l; G* E5 V- P7 D6 N
1、电感、继电器和变压器等易发生磁场耦合的感性器件不相互靠近放置。 有多个电感线圈时,方向垂直,不耦合。
5 B: P1 j; |" X" b ^4 o( J& |
2 p) l6 _ n7 N5 C# W' T 2、为避免单板焊接面器件与相邻单板间发生电磁干扰,单板焊接面不放置敏感器件和强辐射器件。
6 _( f, y( Q1 s5 S% S: H: ~& V3 D7 @
3、接口器件靠近板边放置,已采取适当的EMC防护措施(如带屏蔽壳、电源地挖空等措施),提高设计的EMC能力。4 Y. |' p" h" Y1 ~* z8 n8 O
$ h% s1 N- V+ \& l 4、保护电路放在接口电路附近,遵循先防护后滤波原则。0 l5 z- h& W6 B. F& }
) t! U( t- [. g) h) e" l 5、发射功率很大或特别敏感的器件(例如晶振、晶体等)距屏蔽体、屏蔽罩外壳500mil以上。' V, T0 w4 ?& E
8 O$ T# N5 N2 }# Y+ z. h
6、复位开关的复位线附近放置了一个0.1uF电容,复位器件、复位信号远离其他强*件、信号。
# S6 w! B6 D: {" ~$ R0 j1 d' _5 U- J* n& L
五、层设置与电源地分割要求: v7 _! J7 Y1 W1 ]5 g; n7 I
1 I/ }8 ?5 {6 Z3 f/ Q: T
1、两信号层直接相邻时须定义垂直布线规则。2 ]) k% ^$ N+ Y5 z' q: g% M* ^
1 A, h) W$ K- m: L 2、主电源层尽可能与其对应地层相邻,电源层满足20H规则。
3 P' \) J9 w$ W& u) C( L9 N) l+ E
' u% v8 c E L, N 3、每个布线层有一个完整的参考平面。* B- N# @% p9 E5 t7 R
& ^3 H, n0 Y* W, K% a. I
4、多层板层叠、芯材(CORE)对称,防止铜皮密度分布不均匀、介质厚度不对称产生翘曲。
' N$ K, C q0 M( J2 x7 b7 p3 d0 ?- |* P2 |5 A
5、板厚不超过4.5mm,对于板厚大于2.5mm(背板大于3mm)的应已经工艺人员确认PCB加工、装配、装备无问题,PC卡板厚为1.6mm。
# s" q2 M6 \0 e4 A5 `1 C8 U9 C5 @" j+ [% B) |
6、过孔的厚径比大于10:1时得到PCB厂家确认。
8 P( f5 j' C% [, }- o# f1 t9 j9 o6 N5 F
7、光模块的电源、地与其它电源、地分开,以减少干扰。
7 S# [. K3 \% e
' ?- ~5 i/ H2 L0 r- K0 A% \ 8、关键器件的电源、地处理满足要求。
' `3 R1 Q/ V* D& V7 }2 C
L3 K7 }! E2 _ 9、有阻抗控制要求时,层设置参数满足要求。$ o7 ]1 p; ?8 P T. T! d
8 f( S; ^8 L- n
4 ^" O% U, l- I. u, R0 L
9 k: i0 o3 R2 j/ G/ U
* n9 j; o$ i" G( ]. u0 L 六、电源模块要求
# [8 z0 S& q4 s" M! d# k% B: s4 t1 X6 s% F- Z, O$ |* |
1、电源部分的布局保证输入输出线的顺畅、不交叉。
# K5 b8 Y# j" Z3 O) R5 M0 {+ l' {2 {1 D& J' L Q
2、单板向扣板供电时,已在单板的电源出口及扣板的电源入口处,就近放置相应的滤波电路。
h" J- p0 ~! o3 y; f: p& s: s' q- [' j/ s7 s
七、其他方面的要求$ I: R$ u* U. M
% ^2 e: y* I% V& O+ K: V
1、布局考虑到总体走线的顺畅,主要数据流向合理。
7 g8 c6 P# [) F( a& b" {8 K# g& s/ T/ s5 r
2、根据布局结果调整排阻、FPGA、EPLD、总线驱动等器件的管脚分配以使布线最优化。
3 W1 d: _$ ? S2 O- u' f2 \2 U* a
% @3 U7 ? R8 Y 3、布局考虑到适当增大密集走线处的空间,以避免不能布通的情况。0 }4 z7 X2 l) g
! A; M( e# s6 I7 Q
4、如采取特殊材料、特殊器件(如0.5mmBGA等)、特殊工艺,已经充分考虑到到货期限、可加工性,且得到PCB厂家、工艺人员的确认。
4 L0 M6 t* i5 H& b5 R* z; D' w+ L3 h/ _
5、扣板连接器的管脚对应关系已得到确认,以防止扣板连接器方向、方位搞反。+ V' G4 t% q. R/ T* e1 s) `
8 H6 V- R! d) K6 c. J3 w
6、如有ICT测试要求,布局时考虑到ICT测试点添加的可行性,以免布线阶段添加测试点困难。
- C) U9 L2 r3 k- {
! m5 s' w$ a! k+ M1 ^ 7、含有高速光模块时,布局优先考虑光口收发电路。 q2 d2 g3 r5 ^( ?
3 N4 s7 X* g- G: ~$ u0 v
8、布局完成后已提供1:1装配图供项目人对照器件实体核对器件封装选择是否正确。. h& K+ N6 M+ R9 |1 ~' n
% U& F( y1 `2 r0 l5 ` 9、开窗处已考虑内层平面成内缩,并已设置合适的禁止布线区。
' e' d) }# g3 ~9 C+ g& {) v k5 I; V4 h
: o" p" R0 P+ i: u& }8 |- D. c& H |
评分
-
查看全部评分
|