找回密码
 注册
查看: 350|回复: 1
打印 上一主题 下一主题

PCB布局如何设置检视要素

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-2 14:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
(布局DFM/热设计/信号完整性/EMC/电源模块的要求)6 l9 k  M7 k1 {! Q6 S
  在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。尤其是预布局,是思考整个电路板,信号流向、散热、结构等架构的过程。如果预布局是失败的,后面的再多努力也是白费。: r% e* _1 K5 v* a# ~$ X; T
" p2 Z6 f7 e$ J2 b( x/ x" S7 N
  PCB布局设计印制线路板的设计工艺流程包括原理图的设计、电子元器件数据库登录、设计准备、区块划分、电子元器件配置、配置确认、布线和最终检验。在流程过程中,无论在哪道工序上发现了问题,都必须返回到上道工序,进行重新确认或修正。; a( ?0 `, }3 I
  PCB布局设计规则
7 Z$ E" D$ q2 }/ b$ Z4 z
2 K% V  L, o. S+ p; Q$ Z2 \  1、在通常情况下,所有的元件均应布置在电路板的同一面上,只有顶层元件过密时,才能将一些高度有限并且发热量小的器件,如贴片电阻、贴片电容、贴片IC等放在低层。! g$ b4 J' a1 q; A; |" A- V

* h- @3 _3 r5 `! @  2、在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观,在一般情况下不允许元件重叠;元件排列要紧凑,元件在整个版面上应分布均匀、疏密一致。( D# c5 I2 J& k  H7 p

) q6 c  Q' B, |" M  3、电路板上不同组件相临焊盘图形之间的最小间距应在1MM以上。
/ M3 o3 a6 i6 c& V& }& J6 E
% p) @) ^* k2 {: n' w  4、离电路板边缘一般不小于2MM.电路板的最佳形状为矩形,长宽比为3:2或4:3.电路板面尺大于200MM乘150MM时,应考虑电路板所能承受的机械强度。) O9 f- ~/ p( v( M9 D+ o/ r  _
0 N9 _  O# Y! ]2 A  q! h! ]% S2 W
  PCB布局设计技巧9 l+ v+ I6 ?% n- B3 {
$ h/ t6 q0 m4 u/ @5 C
  在PCB的布局设计中要分析电路板的单元,依据起功能进行布局设计,对电路的全部元器件进行布局时,要符合以下原则:9 Y0 f' G7 z& [, F. m" u

: q. S# ]3 e+ G, S& N2 t  1、按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向 [1] 。
: g% @8 P, R0 H' [
3 \3 B5 u1 M) o' }& v  2、以每个功能单元的核心元器件为中心,围绕他来进行布局。元器件应均匀、整体、紧凑的排列在PCB上,尽量减少和缩短各元器件之间的引线和连接。- `- `/ S. `0 O$ K( |- ?" k4 f- r, l

- e  o4 O: K' Z7 N6 D' q  3、在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件并行排列,这样不但美观,而且装旱容易,易于批量生产。7 p, y2 A; j, S4 W* B
2 P6 h3 G1 _( }9 j. L

( J- {. j+ h7 |: n/ `+ O, ]) R: g4 Q0 V
+ b, u/ X3 w* D7 B: p% @0 _
  PCB布局如何设计检视要素
8 C6 J! A& I; [
& @( n: D# L! H- ?2 H6 \; u  一、布局的DFM要求
$ k% z; B4 e( J' J1 x, T( v2 P. R2 n7 M- j& k
  1、已确定优选工艺路线,所有器件已放置板面。
" l. W4 W2 a! t- D1 a+ s
. A# y9 ?; D9 U$ Y6 A2 g2 o  2、坐标原点为板框左、下延伸线交点,或者左下边插座的左下焊盘。6 _% `8 k: y. N$ b

5 _5 ?1 {! q& y% L  3、PCB实际尺寸、定位器件位置等与工艺结构要素图吻合,有限制器件高度要求的区域的器件布局满足结构要素图要求。
2 f; C1 I9 P2 N. Y% o1 A) s6 H# E
  4、拨码开关、复位器件,指示灯等位置合适,拉手条与其周围器件不产生位置干涉。/ l  P6 [# s6 ^
+ j! s/ A4 G$ T8 t8 ~
  5、板外框平滑弧度197mil,或者按结构尺寸图设计。
& Z! w/ c' g; ?  J+ O5 g  k1 o. _3 J+ g+ J
  6、普通板有200mil工艺边;背板左右两边留有工艺边大于400mil,上下两边留有工艺边大于680mil。 器件摆放与开窗位置不冲突。' I: U* A3 K1 R2 P3 Y/ L8 {& h* Z2 s! f7 [

5 H# e9 s* V$ t6 R% s  7、各种需加的附加孔(ICT定位孔125mil、拉手条孔、椭圆孔及光纤支架孔)无遗漏,且设置正确。% s$ G. _8 c0 X3 _3 c
8 U, e' U( q# d
  8、过波峰焊加工的器件pin间距、器件方向、器件间距、器件库等考虑到波峰焊加工的要求。
/ ?5 }  J/ C4 `# I, c; M5 t4 w9 x: x7 h0 S9 {# V
  9、器件布局间距符合装配要求:表面贴装器件大于20mil、IC大于80mil、BGA大于200mil。: S8 r1 T1 d/ @( ]3 x0 h6 U% U
, @5 [0 |6 j( q5 @
  10、压接件在元件面距高于它的器件大于120mil,焊接面压接件贯通区域无任何器件。8 W% w3 t6 g  V' G' p

* z; I- k* [9 b# A  11、高器件之间无矮小器件,且高度大于10mm的器件之间5mm内未放置贴片器件和矮、小的插装器件。
' @6 F6 y: d# Q3 K+ E2 X3 p- _
2 n6 [. C# }  `; b! ^# C# m% `3 s  12、极性器件有极性丝印标识。同类型有极性插装元器件X、Y向各自方向相同。& R- z- ^8 m/ g- t& Q
" h" x' E! p8 E: H3 H
  13、所有器件有明确标识,没有P*,REF等不明确标识。) E' ^, K" M6 e& P; X
  P& `+ ~6 m4 {$ K
  14、含贴片器件的面有3个定位光标,呈“L”状放置。定位光标中心离板边缘距离大于240mil。7 i2 G( }/ S5 d4 @7 w* z3 d: g( Z4 m

/ F* o& \# t$ G  15、如需做拼板处理,布局考虑到便于拼版,便于PCB加工与装配。5 J1 A& c# q9 G6 m
  S7 y1 ]1 s1 G+ n, v# `/ }! K1 L; Z
  16、有缺口的板边(异形边)应使用铣槽和邮票孔的方式补齐。邮票孔为非金属化空,一般为直径40mil,边缘距16mil。5 A0 p, A7 p+ ]$ z% {1 ~' y: z6 a
$ G; i9 u; ~5 k
  17、用于调试的测试点在原理图中已增加,布局中位置摆放合适。2 N1 s! j) a$ |. {6 K
. y6 Q0 c) d( _  ?. w
5 ]; r- g- P9 [

4 K" e4 I1 A* Q( w  二、布局的热设计要求, F: s4 X4 V6 J0 r. \
8 m2 m7 l$ @0 b5 P
  1、发热元件及外壳裸露器件不紧邻导线和热敏元件,其他器件也应适当远离。, z' \+ B3 g2 w/ o. i

0 H4 }, n" P0 S# a9 S  2、散热器放置考虑到对流问题,散热器投影区域内无高器件干涉,并用丝印在安装面做了范围标示。" @$ x$ S9 K0 X+ L
: c; x3 [9 V) k
  3、布局考虑到散热通道的合理顺畅。
- W: |# V# m' T2 X
; j4 d: x2 a/ D: X! z. k  4、电解电容适当离开高热器件。% j( {9 V) }8 u5 e1 F2 v( I# j
& L  L! `9 k3 s3 Q( I
  5、考虑到大功率器件和扣板下器件的散热问题。
2 [. ?1 s3 J2 |
- ~- n: \6 R8 [  三、布局的信号完整性要求
+ L9 r5 M+ b# D0 _2 h8 H0 i9 j0 P/ C+ a- A4 g0 _  `
  1、始端匹配靠近发端器件,终端匹配靠近接收端器件。
6 L' Q7 [; ]4 C- u, i) f. D) Q
( E! h( m" q  Q  2、退耦电容靠近相关器件放置
' e5 o2 o/ r0 q8 q; |" m
% ]$ W' P6 X+ U$ p  3、晶体、晶振及时钟驱动芯片等靠近相关器件放置。; o/ O% V$ F( n9 Z& A

* D- c8 W6 t1 v7 n) j6 f, m0 G  A2 E3 O  4、高速与低速,数字与模拟按模块分开布局。& c  l# W% z) S) Z$ p

. Q6 h  j( U4 O6 F  5、根据分析仿真结果或已有经验确定总线的拓扑结构,确保满足系统要求。
3 m0 O! q2 R' e, Y9 v6 _% N) F
  6、若为改板设计,结合测试报告中反映的信号完整性问题进行仿真并给出解决方案。$ w7 \) w  P/ X  u9 m9 k) `3 s

# R$ n/ n' K' O5 T+ d- C8 `" C% b  7、对同步时钟总线系统的布局满足时序要求。
8 q/ I+ }4 E. z$ {' p8 ~# g6 Q
/ I! k' d) y8 h1 {9 S& i! s- i# T+ i# {( L3 s4 T0 i, S0 y

& g& C% b* m' [" ?
# Y" @0 ?( i9 n' K' W# B3 E" g  四、EMC要求
& H( }- s) L" r6 ]/ U; @. V. _
7 b0 g2 @4 K! J' U  1、电感、继电器和变压器等易发生磁场耦合的感性器件不相互靠近放置。 有多个电感线圈时,方向垂直,不耦合。) w- [/ R) i, i* j4 C/ h7 o7 W
! v1 Z: S, g3 ]9 k: z1 ^2 I
  2、为避免单板焊接面器件与相邻单板间发生电磁干扰,单板焊接面不放置敏感器件和强辐射器件。9 A! q& D8 y% ]) ]+ ~- Y( D5 a8 S

2 ~% B+ m' H) \% b8 X1 B+ U  3、接口器件靠近板边放置,已采取适当的EMC防护措施(如带屏蔽壳、电源地挖空等措施),提高设计的EMC能力。
. O4 g) M( Z# |0 t- H+ O6 O0 V( {! I! G7 p: v4 W
  4、保护电路放在接口电路附近,遵循先防护后滤波原则。! W9 |+ N$ [' ~  c

. H6 J$ p2 L4 D; G  5、发射功率很大或特别敏感的器件(例如晶振、晶体等)距屏蔽体、屏蔽罩外壳500mil以上。% K% [) r! a. h: I4 j

, Z# T6 [0 i% H. V  6、复位开关的复位线附近放置了一个0.1uF电容,复位器件、复位信号远离其他强*件、信号。& n1 L- m5 Q# x* M
: M/ Y1 A1 r* f+ l7 Y* `
  五、层设置与电源地分割要求
; _0 h0 K8 i6 I  {' T- A% k) e4 D
2 i$ Y  _# f  F2 f  s  1、两信号层直接相邻时须定义垂直布线规则。8 o7 `  ^- Z2 ?, Q% F# W

6 s) M0 f1 a1 a, n  2、主电源层尽可能与其对应地层相邻,电源层满足20H规则。
+ n! j" n& R' Q" N9 F( u
2 Z! R1 _* {/ P; w: {5 c, f# P; F  3、每个布线层有一个完整的参考平面。
4 g4 }9 T: D# S3 |& R! L" e) M3 s% S( N  F+ M. ^3 S: L; y" T
  4、多层板层叠、芯材(CORE)对称,防止铜皮密度分布不均匀、介质厚度不对称产生翘曲。# \9 b5 A! H) j* F, x  f. b
$ ^! X! p2 B6 i4 n& d' a. X8 e
  5、板厚不超过4.5mm,对于板厚大于2.5mm(背板大于3mm)的应已经工艺人员确认PCB加工、装配、装备无问题,PC卡板厚为1.6mm。
& }" [' ~' b$ @) K, t( r# |7 O# f
( [- t/ @3 B2 ~; M, n  6、过孔的厚径比大于10:1时得到PCB厂家确认。6 f5 q) T8 l7 y& D$ v0 i

; p* Q& W: A( L: P4 M6 G4 h: f  7、光模块的电源、地与其它电源、地分开,以减少干扰。
& b8 m' v# c  Q- s. M" @1 u; V! B7 E. y
  8、关键器件的电源、地处理满足要求。
$ q# u' N+ J0 B: H& @4 J) r' r" A
4 E& ?6 d: M; T& r  9、有阻抗控制要求时,层设置参数满足要求。* ~* X6 f! m3 H& [+ @7 E) C

6 [3 I4 m, b8 ]6 X6 s  j& Q# X
  Q4 v6 d1 J( g8 Z
6 w5 H2 h9 D( ^* C1 u& ?- x% s3 Q- J4 ^/ ~
  六、电源模块要求
6 U, W  o! P' E0 H! H
1 k/ c% v0 f/ x# [  1、电源部分的布局保证输入输出线的顺畅、不交叉。
9 w: [. H+ ]  \7 b: V+ y8 ^/ g. G: M
  2、单板向扣板供电时,已在单板的电源出口及扣板的电源入口处,就近放置相应的滤波电路。
  ]" u* v* a0 r$ o& c1 `
0 h' k2 k; M* L6 I  y4 D3 V  七、其他方面的要求, Q8 H1 V7 r" E8 e5 l+ q' B
9 l0 H. e) B, F" c- }
  1、布局考虑到总体走线的顺畅,主要数据流向合理。- j% T& Z, P# ], \8 i2 c
5 `4 ?% V; j" p8 F5 T7 |* h
  2、根据布局结果调整排阻、FPGAEPLD、总线驱动等器件的管脚分配以使布线最优化。0 Q" }/ o0 z9 {
" ]$ C$ q" Z1 }  X7 H( e8 ^* V
  3、布局考虑到适当增大密集走线处的空间,以避免不能布通的情况。5 C* a( i/ s* i' J5 c- [# B
( U- m* @1 u( j" @
  4、如采取特殊材料、特殊器件(如0.5mmBGA等)、特殊工艺,已经充分考虑到到货期限、可加工性,且得到PCB厂家、工艺人员的确认。: i3 m4 V0 [5 D/ q  t8 [

! P8 T- u, |# Y. y! ~5 r7 x  5、扣板连接器的管脚对应关系已得到确认,以防止扣板连接器方向、方位搞反。
8 K9 _3 f7 b* _2 e% Z+ o
; r6 P" H9 O: K- u1 B5 n6 h  6、如有ICT测试要求,布局时考虑到ICT测试点添加的可行性,以免布线阶段添加测试点困难。
, |/ x, J* }* `3 L0 }; S4 i. I* m3 \
2 j  @9 o" E' p- Q; G2 s* v" N) {  7、含有高速光模块时,布局优先考虑光口收发电路。$ l% S9 W" p" t9 |$ k  k

( f* f! F! q9 k; @2 k0 c  8、布局完成后已提供1:1装配图供项目人对照器件实体核对器件封装选择是否正确。
4 h( |! B( P, z" {# g5 |. l. t9 Q6 n
  9、开窗处已考虑内层平面成内缩,并已设置合适的禁止布线区。
+ K+ ]$ |$ |& V" I( `& a
0 K( \, J1 y5 \& u& `' R: _4 @

评分

参与人数 1威望 +1 收起 理由
高频多层PCB板 + 1

查看全部评分

  • TA的每日心情
    开心
    2023-1-11 15:38
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-11-2 16:29 | 只看该作者
    布局很重要
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-2 11:40 , Processed in 0.078125 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表