找回密码
 注册
关于网站域名变更的通知
查看: 775|回复: 1
打印 上一主题 下一主题

[资料下载] ADSP-218xN系列的数字信号处理器介绍

[复制链接]
  • TA的每日心情
    开心
    2020-8-28 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-10-27 10:41 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    性能特点
    3 Z, Z2 v; V' Q/ r9 x' m12.5 ns指令周期时间@1.8 V(内部),80 MIPS持续表现;单周期指令执行;单周期上下文切换;3总线体系结构允许双操作数获取;每个指令周期;多功能指令;低CMOS待机的断电模式;200次循环恢复的功耗;从断电状态;空闲模式下的低功耗集成功能;ADSP-2100系列代码兼容(易于使用代数语法),带指令集扩展;高达256K字节的片上RAM,配置为;高达48K字的程序存储器RAM;高达56K字的数据存储器RAM;用于指令和数据存储;独立ALU、乘法器/累加器和桶;移位器计算单元;两个独立的数据地址生成器;强大的程序序列器提供零开销;循环条件指令执行;带预分频器的可编程16位间隔定时器100铅LQFP和144球迷你BGA。4 w1 v. J  r) u9 A
    系统接口特性% h5 S* q: A( m% z( B+ w
    灵活的I/O允许1.8 V、2.5 V或3.3 V操作;无论模式如何,所有输入均能承受高达3.6 V的电压;16位内部DMA端口,用于高速访问片上存储器(模式可选);存储数据表的4M字节内存接口和程序覆盖(模式可选);用于透明程序和数据存储器传输(模式可选);可编程存储器选通和独立I/O;内存空间允许“无胶”系统设计;可编程等待状态生成;两个带压扩的双缓冲串行端口;硬件和自动数据缓冲;片上程序存储器的自动引导;字节宽的外部存储器,例如EPROM或直通;内部DMA端口六个外部中断;13个可编程旗针提供灵活的系统发信号;软件运动的UART仿真重新配置;冰港™ 模拟器接口支持在最终系统。& x7 ^0 H7 E  s+ A0 O% }: a
    ADSP-218xN系列指令集提供灵活的数据移动和多功能(一次计算可移动一个或两个数据)指令。每一条指令都可以在一个处理器周期内执行。ADSP-218xN汇编语言使用代数语法,便于编码和可读性。一套全面的开发工具支持程序开发。
    ) N/ s3 o% ]5 B  |  q: @. Y* A功能框图是ADSP-218xN系列的总体框图。处理器包含三个独立的计算单元:ALU、乘法器/累加器(MAC)和移位器。计算的EZ ICE是Analog Devices,Inc.的注册商标。% M4 a- Z3 |2 Z
    单元直接处理16位数据,并有支持多精度计算的规定。ALU执行一组标准的算术和逻辑操作;也支持除法原语。MAC执行单周期乘法、乘法/加法和乘法/减法运算,累积40位。移位器执行逻辑和算术移位、规范化、非规范化和派生指数运算。
    : |5 k% n1 ^. ~3 T移位器可以有效地实现数字格式控制,包括多字和块浮点表示。3 l% p- n/ v0 K" T- w' a
    内部结果(R)总线连接计算单元,使得任何单元的输出可以是下一个循环中任何单元的输入。! H$ a# v8 n( ~, w! h: }6 i
    一个强大的程序序列器和两个专用的数据地址生成器确保操作数高效地传递到这些计算单元。sequencer支持条件跳转、子例程调用和单周期返回。使用内部循环计数器和循环堆栈,ADSP-218xN系列成员以零开销执行循环代码;维护循环不需要显式跳转指令。
    / G- v  }. K" s% \两个数据地址生成器(DAG)为同时从数据内存和程序内存获取双操作数提供地址。每个DAG维护和更新四个地址指针。每当使用指针访问数据(间接寻址)时,它都会被四个可能的修改寄存器中的一个的值进行后修改。长度值可以与每个指针相关联,以实现循环缓冲区的自动模寻址。( L' Y- F- B, B) ^9 ^* y* F
    五条内部总线提供高效的数据传输:; Q9 G" B# J8 H, U3 S' s
    •程序存储器地址(PMA)总线
    . H& E2 K8 t7 T5 E* B: C* w•程序存储器数据(PMD)总线/ w, ?: v2 w9 ]
    •数据存储器地址(DMA)总线% V* R: [, W9 q8 z. B) g3 {
    •数据存储数据(DMD)总线5 Y) E  W7 m* V  c
    •结果(R)总线- b9 z: q3 i( D) g9 x4 d
    两条地址总线(PMA和DMA)共享一条外部地址总线,允许存储器在片外扩展,两条数据总线(PMD和DMD)共享一条外部数据总线。字节内存空间和I/O内存空间也共享外部总线。
    7 v# N2 O" @# j# e5 s# J程序存储器可以同时存储指令和数据,允许ADSP-218xN系列成员在一个周期内获取两个操作数,一个来自程序存储器,一个来自数据存储器。ADSP-218xN系列成员可以从程序内存和同一周期的下一条指令中获取操作数。
    3 Y* ], c  ~# P: m# I代替用于外部存储器连接的地址和数据总线,可以将ADSP-218xN系列成员配置为16位内部DMA端口(IDMA端口)连接到外部系统。IDMA端口由16个数据/地址管脚和5个控制管脚组成。IDMA端口提供对DSP的片上程序和数据RAM的透明、直接访问。6 a( X# k# O6 S5 z. l7 q
    字节DMA端口(BDMA端口)提供低成本字节宽内存接口。BDMA端口是双向的,可以直接寻址高达4兆字节的外部RAM或ROM,用于程序覆盖或数据表的片外存储。) Z$ ]- `6 A# j" w1 o
    字节存储器和I/O存储器空间接口支持慢存储器和I/O存储器映射外设,并具有可编程的等待状态生成。外部设备可以通过总线请求/授予信号获得外部总线的控制(BR、BGH和BG)。一种执行模式(Go模式)允许ADSP-218xN从片上存储器继续运行。正常执行模式要求在授予总线时停止处理器。
    + O- o8 @5 }8 s3 Z& AADSP-218xN系列成员可以响应11个中断。最多可以有六个外部中断(一个边缘敏感、两个级别敏感和三个可配置)和七个内部中断,这些中断由计时器、串行端口(运动)、字节DMA端口和断电生成电路。还有一个主复位信号。这两个串行端口提供了一个完整的同步串行接口,硬件上有可选的压扩,以及各种有帧或无帧数据传输和接收操作模式。8 G4 q) Y# O( |. \# D" j; C  X0 T' l
    每个端口可以产生一个内部可编程串行时钟或接受一个外部串行时钟。
    # u( {3 B8 b, O: c# a9 _/ Y* s& AADSP-218xN系列成员提供多达13个通用标志销。SPORT1上的数据输入和输出管脚也可以配置为输入标志和输出标志。此外,八个标志可编程为输入或输出,三个标志始终为输出。# L8 B+ g" `, Z$ K
    可编程间隔定时器产生周期性中断。16位计数寄存器(TCOUNT)每n个处理器周期递减,其中n是存储在8位寄存器(TSCALE)中的缩放值。当计数寄存器的值为零时,产生中断,计数寄存器从16位周期寄存器重新加载(t周期)。
    . D/ d( b& G( L串行端口% r; c7 S8 A$ |% c& U5 A
    ADSP-218xN系列成员包含两个完整的同步串行端口(SPORT0和SPORT1),用于串行通信和多处理器通信。
    & z) `5 _7 d: e3 {/ e" C以下是ADSP功能的简要列表-218xN运动型。有关串行端口的更多信息,请参阅ADSP-218x DSP硬件参考。
    : P' K& u# U, [' c0 E/ n•运动是双向的,有一个单独的、双缓冲的发送和接收部分。
    ) S3 ^) h" H+ g5 z# d•SPORTs可以使用外部串行时钟或在内部生成自己的串行时钟。. k6 y: h4 B' ^( H2 f) r* G
    •体育有独立的帧接收和发送部分。部分以无帧模式运行,或内部或外部生成帧同步信号。帧同步信号是高电平或反向的,有两个脉冲宽度和定时。
    2 _% T3 ?( B, R* ~+ V! S•根据CCITT建议G.711,SPORTs支持3到16位的串行数据字长度,并提供可选的A律和μ律压扩。5 Y7 S3 N) m) C
    •运动接收和传输部分可在完成数据字传输时产生独特的中断。
      y1 E, S6 ?& }) q& W2 G5 U$ @•SPORTs可以接收和传输一个完整的数据循环缓冲区,每个数据字只需一个开销周期。一个中断是在数据缓冲区传输后产生的。% ~7 @6 b% \  o$ d
    •SPORT0具有多通道接口,可选择性地接收和发送24或32字、时分多路复用的串行比特流。
    4 L. J) {4 q+ h) ~1 R•SPORT1可配置为具有两个外部接口-破裂(IRQ0和IRQ1)和FI和FO信号。内部生成的串行时钟仍可以在该配置中使用。; |* s3 f: ]! M' N
    时钟信号

    % L5 g, k/ B. ~
    ADSP-218xN系列的成员可以通过晶体或TTL兼容的时钟信号进行时钟。
    ! G5 h3 q, ]) Z' V+ r1 v7 y
    在正常运行期间,CLKIN输入不能停止,不能在运行期间更改,也不能在指定频率以下运行。唯一的例外是处理器处于关机状态。有关更多信息,请参阅ADSP-218x DSP硬件参考,以了解有关此断电功能的详细信息。
    1 ~7 F* H; N+ k* S7 Z+ n
    如果使用外部时钟,它应该是以一半指令速率运行的TTL兼容信号。信号连接到处理器的CLKIN输入。使用外部时钟时,外部引脚必须保持未连接状态。6 O- C/ d6 T3 D  A  F
    ADSP-218xN系列成员使用的输入时钟的频率等于指令速率的一半;40兆赫的输入时钟产生12.5纳秒的处理器周期(相当于80兆赫)。通常,指令在一个处理器周期内执行。所有设备计时都与内部指令时钟速率相关,启用时由CLKOUT信号指示。
    # L& o- L* s/ ?* P
    由于ADSP-218xN系列成员包括片上振荡器电路,因此可以使用外部晶体。晶体应通过CLKIN和XTAL引脚连接,两个电容器如图2所示连接。电容值取决于晶体类型,应由晶体制造商指定。应使用并联谐振、基频、微处理器级晶体。
    ; l5 [. f. ^! D4 ?- @
    时钟输出(CLKOUT)信号由处理器以处理器的周期速率生成。这可以通过SPORT0自动缓冲控制寄存器中的CLKODIS位来启用和禁用。

    ( ~$ ^1 [7 R$ X& j$ P% Q

    & [# O8 Q2 u0 o; Q) X& t重置
    $ H# t: s9 A& F  Q
    复位信号启动ADSP的主复位-218xN。重置信号必须在启动序列以确保正确初始化。重置在初始通电期间,必须保持足够长的时间以允许内部时钟要稳定。如果随时启动重置通电后,时钟继续运行需要稳定时间。
    ' {$ k5 {0 `' S6 e* _) o
    通电顺序定义为所需的总时间使晶体振荡器电路在有效的VDD之后稳定应用于处理器,对于内部锁相环路(PLL)锁定特定的晶体频率。一个至少2000个CLKIN循环确保PLL锁定,但不包括晶体振荡器启动时间。在此通电顺序中,复位信号应该保持低调。在随后的任何重置中,重置信号必须满足最小脉冲宽度规范(tRSP)。
    5 F/ N7 Y0 Y- |' U
    重置输入包含一些滞后;但是,如果RC电路用于产生复位信号,使用建议使用外部施密特触发器。
    . D" n* O, D- c) W+ W
    主重置将所有内部堆栈指针设置为空堆栈条件,屏蔽所有中断,并清除MSTAT登记。当重置解除时,如果没有挂起总线请求,芯片配置为引导,执行引导加载顺序。第一条指令是从片上程序存储器位置0x0000获取一旦启动加载完成。

    0 r7 i2 K# a- z& P3 \; ^4 |
    : r# y1 _7 T4 r
  • TA的每日心情
    奋斗
    2020-9-2 15:06
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2020-10-27 11:26 | 只看该作者
    I/O允许1.8 V、2.5 V或3.3 V操作
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-25 20:53 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表