TA的每日心情 | 开心 2020-9-8 15:12 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 reasonant-j 于 2020-10-26 15:53 编辑 * H, h' r! n M5 Q! T5 @ q
/ ~$ u) i+ @) C3 s
MOS管是金属(metal)—氧化物(oxide)—半导体(semiconductor)场效应晶体管,或者称是金属—绝缘体(insulator) —半导体。MOS管的source和drain是可以对调的,他们都是在P型backgate中形成的N型区。在多数情况下,这个两个区是一样的,即使两 端对调也不会影响器件的性能。这样的器件被认为是对称的。$ \4 m6 O- C! B8 G/ a
- r r' b0 X+ k0 R7 t, `
目前在市场应用方面,排名第一的是消费类电子电源适配器产品。而MOS管的应用领域排名第二的是计算机主板、NB、计算机类适配器、LCD显示器等产品,随着国情的发展计算机主板、计算机类适配器、LCD显示器对MOS管的需求有要超过消费类电子电源适配器的现象了。
. b/ L( d: u' U% M
+ @! ?# x$ q, l: H; f第三的就属网络通信、工业控制、汽车电子以及电力设备领域了,这些产品对于MOS管的需求也是很大的,特别是现在汽车电子对于MOS管的需求直追消费类电子了。" H( ~ Q) E' W
0 N1 d4 G, p% |' x( P8 R
MOS管失效原因,说白了就这六个( [6 }# K# T4 Q0 z
下面对MOS失效的原因总结以下六点,然后对1,2重点进行分析:) C# v$ |1 `3 o+ T# I6 b; D; h
4 F, t" Y( ^# \+ C* L. w1:雪崩失效(电压失效),也就是我们常说的漏源间的BVdss电压超过MOSFET的额定电压,并且超过达到了一定的能力从而导致MOSFET失效。
2 ?8 ]5 h+ m2 I6 j+ w8 [9 Y2 {( X: D# g
2:SOA失效(电流失效),既超出MOSFET安全工作区引起失效,分为Id超出器件规格失效以及Id过大,损耗过高器件长时间热积累而导致的失效。! j6 X/ `5 m$ F8 T& G* p0 z
& n, Y) w" N/ q# d& O) ?3:体二极管失效:在桥式、LLC等有用到体二极管进行续流的拓扑结构中,由于体二极管遭受破坏而导致的失效。
7 A ]$ q- ?4 @7 N5 _/ S
8 Y- X3 W, j9 i% W7 u4:谐振失效:在并联使用的过程中,栅极及电路寄生参数导致震荡引起的失效。
7 R/ \1 E5 K. `( C
4 F# I9 ~1 V% k3 X2 f5:静电失效:在秋冬季节,由于人体及设备静电而导致的器件失效。* M5 M$ C9 e+ k) |
Y" D+ | K( R2 c6 H; @7 n5 n/ i6:栅极电压失效:由于栅极遭受异常电压尖峰,而导致栅极栅氧层失效。
% H: h4 ^$ e. W
! L t+ d" n/ c雪崩失效分析(电压失效)
# T4 e5 o3 C: {0 ~* w5 v% H" O, \8 @- u0 X$ O2 q
到底什么是雪崩失效呢,简单来说MOSFET在电源板上由于母线电压、变压器反射电压、漏感尖峰电压等等系统电压叠加在MOSFET漏源之间,导致的一种失效模式。简而言之就是由于就是MOSFET漏源极的电压超过其规定电压值并达到一定的能量限度而导致的一种常见的失效模式。/ `* u W) z t
# D r; y0 l0 |3 b* n$ W下面的图片为雪崩测试的等效原理图,做为电源工程师可以简单了解下。
3 D, k! i( Q/ s7 M
8 s' {, @4 W9 g ^可能我们经常要求器件生产厂家对我们电源板上的MOSFET进行失效分析,大多数厂家都仅仅给一个EAS.EOS之类的结论,那么到底我们怎么区分是否是雪崩失效呢,
7 C& M' W" }- R- }* D+ |雪崩失效的预防措施
. A3 V1 ^, C7 f8 ^: E7 ~" Z% c. z) S+ G0 Y( u
雪崩失效归根结底是电压失效,因此预防我们着重从电压来考虑。具体可以参考以下的方式来处理。- \! b6 j) H; O4 T# u( c
1 q6 v4 Y2 D9 }+ H) L# ]" \
1:合理降额使用,目前行业内的降额一般选取80%-95%的降额,具体情况根据企业的保修条款及电路关注点进行选取。* V3 p% x/ E; k* Z5 W
+ n- |0 s7 |" d1 p7 G8 V/ \* E8 W
2:合理的变压器反射电压。
) m: q8 m$ Q4 i+ F1 T
( M$ t7 E3 @7 J9 r! K! |3:合理的RCD及TVS吸收电路设计。0 }% j: N0 n4 b. s3 D* N
S4 v& G& p4 r/ p+ ?3 o5 H
4:大电流布线尽量采用粗、短的布局结构,尽量减少布线寄生电感。% z5 [) V- A9 ]! ^; ^' i) X0 {
+ [5 a/ n. J# F8 r
5:选择合理的栅极电阻Rg。6 W) @: K& ^! N8 Q2 ~- {4 R* l# ]
" B/ ]- R; T( ^6 s$ I# p+ V6:在大功率电源中,可以根据需要适当的加入RC减震或齐纳二极管进行吸收。
; d& K# y. h; t% F; Z% O2 ~& p
) g" o" m6 u% j( k, oSOA失效(电流失效)
( |5 j+ s% J) X1 A* J- b& P/ X$ `# {
J# r% \0 j' q; a: ^5 U再简单说下第二点,SOA失效5 @4 a' @/ B. G8 \9 v
0 H; |6 \9 r7 G5 v9 `( k' o
SOA失效是指电源在运行时异常的大电流和电压同时叠加在MOSFET上面,造成瞬时局部发热而导致的破坏模式。或者是芯片与散热器及封装不能及时达到热平衡导致热积累,持续的发热使温度超过氧化层限制而导致的热击穿模式。1 G, m9 ]4 ?6 E2 [* v+ k0 C/ E% c
% i; C' y0 A/ Q9 F! j; E1:受限于最大额定电流及脉冲电流
. ? X- P, _2 r
D j$ M; \6 J# M& _+ W2:受限于最大节温下的RDSON。/ i+ c4 b" l b
- Z4 ]3 b& p! Z0 D# T
3:受限于器件最大的耗散功率。. [* L$ h% t- s% w- q5 T, f/ X
\0 o; k# w# |7 M
4:受限于最大单个脉冲电流。
3 _2 F" D! M- x7 E( V2 [; Q S7 e2 h) D, o& R, u0 y
5:击穿电压BVDSS限制区$ G% g E. H, J" Z: E
* G; v u1 U' `0 c7 ?
我们电源上的MOSFET,只要保证能器件处于上面限制区的范围内,就能有效的规避由于MOSFET而导致的电源失效问题的产生。
- ?9 ?' F% u3 ~: H7 ]! P. F. T" v
! m0 Y! u- h/ C! C, u/ n2 C这个是一个非典型的SOA导致失效的一个解刨图,由于去过铝,可能看起来不那么直接,参考下。
- t. @$ ^/ i4 a- y6 v$ n% o, s8 W- T8 O4 I, v5 }3 q. [! K, V) p
SOA失效的预防措施:
b- M7 h! F# h1 G
E. N: w5 B' K9 R/ w8 ^2 W1:确保在最差条件下,MOSFET的所有功率限制条件均在SOA限制线以内。
) a2 s7 ^/ q8 t0 _6 f2 |/ W3 ]
; E/ g2 k+ T# F1 Y4 b# {2:将OCP功能一定要做精确细致。7 `8 k' N* B: D+ h8 g
0 w! ?6 E, | y* b$ y" y 一般可能会取1.1-1.5倍电流余量的工程师居多,然后就根据IC的保护电压比如0.7V开始调试RSENSE电阻。有些有经验的人会将检测延迟时间、CISS对OCP实际的影响考虑在内。但是此时有个更值得关注的参数,那就是MOSFET的Td(off)。 % G/ h$ A. H- K' O& _' D: O ?
从图中可以看出,电流波形在快到电流尖峰时,有个下跌,这个下跌点后又有一段的上升时间,这段时间其本质就是IC在检测到过流信号执行关断后,MOSFET本身也开始执行关断,但是由于器件本身的关断延迟,因此电流会有个二次上升平台,如果二次上升平台过大,那么在变压器余量设计不足时,就极有可能产生磁饱和的一个电流冲击或者电流超器件规格的一个失效。
: z! B i% \8 y) g/ M
+ B2 g* t4 |" }* ?' c. s$ l# c3:合理的热设计余量,这个就不多说了,各个企业都有自己的降额规范,严格执行就可以了,不行就加散热器。7 O1 q' L) `3 P7 U
& _ t7 B8 C7 ^& x3 F |
|