找回密码
 注册
关于网站域名变更的通知
查看: 545|回复: 4
打印 上一主题 下一主题

怎么选择电阻电容的封装形式?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-10-14 13:50 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
怎么选择电阻电容的封装形式?
+ p& i& v% I8 ]4 v2 }) s

该用户从未签到

2#
发表于 2020-10-14 14:13 | 只看该作者
贴片的封装主要有:0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W
8 v; r8 P2 n% C, w电容电阻外形尺寸与封装的对应关系是: 0402=1.0x0.5 0603=1.6x0.8 0805=2.0x1.2 1206=3.2x1.6 1210=3.2x2.5 1812=4.5x3.2 2225=5.6x6.5电容本身的大小与封装形式无关,封装与标称功率有关。它的长和宽一般是用毫米表示的。但是型号是采用的英寸的表示方法。
/ q4 M9 K* b& D" J+ C" J
4 |8 L2 J2 a3 g选择合适的封装第一要看你的PCB空间,是不是可以放下这个器件。一般来说,封装大的器件会比较便宜,小封装的器件因为加工进度要高一点,有可能会贵一点,然后封装大的电容耐压值会比封装小的同容量电容耐压值高,这些都是要根据你实际的需要来选择的,另外,小封装的元器件对贴装要求会高一点,比如 SMT机器的精度。如手机里面的电路板,因为空间有限,工作电压低,就可以选用0402的电阻和电容,而大容量的钽电容就多为3216等等大的封装

点评

谢谢大神  详情 回复 发表于 2020-10-14 17:37

该用户从未签到

3#
发表于 2020-10-14 14:35 | 只看该作者
在两个芯片的引脚之间串连一个电阻,一般都是在高速数字电路中,为了避免信号产生振铃(即信号的上升或下降沿附近的跳动)。原理是该电阻消耗了振铃功率,也可以认为它降低了传输线路的Q值。% V) G" ?( r2 C1 b

$ |0 J# Y& V" I5 D, ^1 P通常在数字电路设计中要真正做到阻抗匹配是比较困难的,原因有二:1、实际的印制板上连线的阻抗受到面积等设计方面的限制;2、数字电路的输入阻抗和输出阻抗不象模拟电路那样基本固定,而是一个非线性的东西。
& U2 s: A* a: o9 D4 ~2 q, b% ~3 F# Q( g( T( L
实际设计时,我们常用22到33欧姆的电阻,实践证明,在此范围内的电阻能够较好地抑制振铃。但是事物总是两面的,该电阻在抑制振铃的同时,也使得信号延时增加,所以通常只用在频率几兆到几十兆赫兹的场合。频率过低无此必要,而频率过高则此法的延时会严重影响信号传输。另外,该电阻也往往只用在对信号完整性要求比较高的信号线上,例如读写线等,而对于一般的地址线和数据线,由于芯片设计总有一个稳定时间和保持时间,所以即使有点振铃,只要真正发生读写的时刻已经在振铃以后,就无甚大影响。

该用户从未签到

4#
发表于 2020-10-14 15:24 | 只看该作者
来学习一下

该用户从未签到

5#
 楼主| 发表于 2020-10-14 17:37 | 只看该作者
cichishia 发表于 2020-10-14 14:13+ q% C% s2 X( w) B" y  q! M+ p! s9 H
贴片的封装主要有:0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W
2 F2 d6 c5 v- f) X( d' T# i电容电阻外形尺寸与封装的对应 ...

5 }# ~& w% F( N谢谢大神, B0 z3 M; K/ d, M, y
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 19:11 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表