TA的每日心情 | 怒 2019-11-20 15:22 |
|---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB 抗干扰技术设计 / y' I- r- @0 X: y
& P0 `- {; S1 z8 \摘要:;简要叙述了影响印制板抗干扰性能的几个因素,对这些因素进行了理论分析,提出了印制板制作过程中应采取的措施。
1 q& y1 A; n* `% w9 {" c* }* ~3 h
( v0 ?/ ]4 e( b( H( o4 _8 z4 r
3 x O- ?8 L, t4 T9 [) y& Q/ z# p叙词:抗干扰技术印制板电磁兼容性
/ J5 j# m' b6 v% K( U% S, s. y# {) c# U4 C' L& [
. v) S% F4 l% @ L/ T1前言
0 Y6 t* I# }* e; S) r# g; e O电磁兼容性EMC是指电子系统在规定的电磁环境中按照设 s* P( L, W# m2 [ S" M7 [
计要求能正常工作的能力。电子系统所受的电磁干扰不仅来自& w, {/ E; o9 E$ U: x$ G
电场和磁场的辐射,也有线路公共阻抗、导线间耦合和电路结构
- x+ I% b. E2 V; {) ? H的影响。在研制设计电路时,我们也希望设计的印制电路板尽
+ r) j0 Y. c& w+ m# {可能不易受外界干扰的影响,而且它本身也尽可能小地干扰影3 h% s' O$ s. O3 L; f
响别的电子系统。影响印制板抗干扰性能的因素很多,其中主要0 E. w0 K: N% i$ {- U
有:铜箔的厚度,印制导线的宽度.长度和相邻导线之间的串扰,7 i9 q' a! F$ t$ Q
板内元器件布局的合理性,以及导线的公共阻抗、导线和元器件
' }% V, p& L8 a( s) C在空间产生的电磁场等。
6 s b0 ]3 r, U3 c设计印制板首要的任务是对电路进行分析,确定关键电路。
$ B$ _% W/ c, W( I; ?. r这就是要识别哪些电路是干扰源,哪些电路是敏感电路,弄清干5 p' e8 h4 e7 u- Y8 z5 }5 P6 U$ ?
扰源可能通过什么路径干扰敏感电路。在模拟电路中,低电平% \" ?) @ A# x4 `1 A V! n3 P
模拟电路往往是敏感电路,功率放大器往往是干扰源。工作频
' r) A. D' f. B$ B, ~3 Z率较低时,干扰源主要是通过线间耦合来干扰敏感电路;工作频
# i- ?7 {5 R' a( [/ |( Y5 D率较高时,干扰源则主要是通过电磁辐射来干扰敏感电路。在0 x! f1 n. h2 W& K. b8 D
数字电路中,高速重复信号,如时钟信号,总线信号等含有丰富
; O7 b1 U! f, N; N的频率分量,是最大的干扰源,常对敏感电路构成威胁。复位电
! Y3 I2 F8 u% L: k路、中断电路等是敏感电路,易受尖峰信号干扰,便数字电路不
' I* t- H0 x$ C, A" s. v4 m能正常工作。输入/输出电路(IO)和外界相连,也应该特别注
: w7 q5 ]$ V' z意。如果I/O电路紧靠时钟线等干扰源,不需要的高频能量就会; X/ |9 ?0 P" }" @" L B
, @. y3 ]' e# [0 ^' s
. {5 a" J3 c3 P/ H; H5 k( E& q5 S2 Y( B: ?: {/ a" r) o) l/ f
|
|