|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
做了一块modify的板子
% U+ w1 n# B/ |4 n* d( w2 l在PCB里面改了一下电阻电容的net,还改了一下封装,最后需要synchronize一下
- N! M/ v9 G4 s4 a7 q$ S5 ?6 R* gSCH是从99se过来的,有很多port( n# R3 {: P, Y( S* t2 j$ |
compiler project的时候,出现了很多duplicate的ERC2 A; m, G; g5 Z/ u2 w. b
ECO里面也是惨不忍睹,几乎要将所有的net都删完
7 o% O7 y( L7 w7 E- i网上查了下,觉得问题应该出在port上,更改所有port为net label, 所有一切都OK了$ |5 n& H j" a2 x! c
个人认为应该是port,net label的scope导致的这个问题& i: G3 @$ t, l1 d3 Q
当project有port的时候,AD默认port是在整个project有效的,相当于全局变量,net label只在某个或某几个sch里面有效,相当于局部变量
+ Z3 d7 W+ w$ Y+ l# |8 N删除port以后,net label则在整个project都有效了1 w! L, ]) ?# \3 o" s
个人觉得port,net label的作用范围是可以人工设置的吧,在哪里可以设置呢& V% x" z8 S6 T. d' F$ |+ `9 V
99se在导出网表的时候有相关的选项,可是AD里面找了半天没有找到,难道只能软件默认吗' u5 x6 ~( ?0 D* s8 r- S+ r
还有AD里面一个单独的PCB怎么导入netlist6 L& u6 }8 ~6 t9 A3 P1 z3 O
谢谢! o6 Z$ g( t3 L3 C4 Q
, {8 F' v& ^/ A0 x2 ?8 K
|
|