TA的每日心情 | 奋斗 2020-9-8 15:12 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
先 进 封 装 技 术
9 T3 z6 ?4 P* b- d3 b; NInFO(Integrated Fan-Out): a7 S b4 b% ]( N! F
CoWoS(Chip-on-Wafer-on-Substrate)
/ Z; ]/ o ^5 s/ x2 b2 ?HBM(High-Bandwidth Memory) q4 G: ]; X. h( y" p: j& q
HMC(Hybrid Memory Cube)/ T( I7 j* ^+ ^- y; I# Z, [
Wide-IO(Wide Input Output)" Q+ {" P6 P0 @" |+ Q0 G, h4 \
SiP(System in Package)
# B+ n. p a" d; ]( e0 \9 S! Z( a 人 工 智 能
3 _# g1 h6 k8 Q' FAI(Artificial intelligence)人工智能- Z9 Y/ E$ ^3 j w! ]' r p
5 Z# a |0 ]: m: B
InFO(Integrated Fan Out)
2 ?1 p* u y% u6 L, Z/ G4 Y首先,我们来了解一下InFO(Integrated Fan-Out),集成扇出型封装,说到InFO,我们先要了解一下FOWLP。
0 y$ w2 y N7 X) p: M# a) |1 R+ h# j( l3 P" f: u
晶圆级封装WLP(Wafer Level Package)主要分为Fan-In和Fan-Out两种。传统的WLP封装多采用Fan-In型态,应用于低接脚(Pin)数的 IC。当芯片面积缩小的同时,芯片面积内可容纳的引脚数减少,因此变化衍生出Fan-Out WLP 封装形态,实现在芯片面积范围外充分利用RDL做连接,以此获取更多的引脚数。$ P+ m0 r& X* @, S$ n, X B
) B# p- l4 z7 U9 p; P6 p- o! NFOWLP(Fan-Out Wafer Level Package)中文全称为扇出型晶圆级封装,和Fan-In对应,采取在 Die Pad上直接向外拉线出来的方式,成本相对便宜;另外,封装尺寸比较小,比较薄都是其优势。但在大尺寸封装中(例如超过 30mm *30mm),蠕变疲劳和焊接缝的问题比较明显。FOWLP可以让多种不同裸芯片,做成像WLP制程一样埋进去,等于减一层封装,如果放置多层裸芯片,等于省了多层封装,有助于降低封装成本。下图为FOWLP工艺流程简图。
3 ?; Q( B" u% PFOWLP由于无需使用载板材料,因此可节省近30%封装成本,且封装厚度也更加轻薄,有助于提升产品竞争力。- E! Z" q' }* @( \% T
/ O# ?# D' f0 u, U. O( M, a, c/ W. W, N
InFO(Integrated Fan-Out)是台积电首先开发出来的先进封装技术,是在FOWLP工艺上的集成,可以理解为多个芯片Fan-Out工艺的集成,而FOWLP则偏重于Fan-Out封装工艺本身。( d( N) N' \" W3 D9 T5 _
$ u u$ [% ]; C* @ l4 ~& _InFO给予了多个芯片集成封装的空间,可用于射频和无线芯片的封装,应用处理器和基带芯片封装,图形处理器和网络等应用的芯片封装。* P, C- z4 O4 `; f% a2 |
B, R. L) W' ]5 i6 [# d
早年,苹果 iPhone 处理器一直是三星来生产。 但台积电却从 苹果A11 开始,接连独拿两代 iPhone 处理器订单,关键之一,就在于台积电全新封装技术 InFO,能让芯片与芯片之间直接链接,减少厚度,腾出宝贵的空间给电池或其它零件使用。
% G0 X, n) C# J1 Z+ O: R苹果从 iPhone 7 就开始InFO封装,现在继续在用,iPhone 8、iPhone X, 包括以后其它品牌的手机也会开始普遍使用这个技术。
' |. W3 Z) v7 L) b苹果和台积电的加入改变了Fan-Out技术的应用状况,将使市场开始逐渐接受并普遍应用Fan-Out封装(InFO)技术。
" p* I6 H" \# m: X CoWoS(Chip-on-Wafer-on-Substrate)
8 A2 T; U2 y9 @: W) v9 [
" b' X9 H- g; T6 @CoWoS(Chip-on-Wafer-on-Substrate)和InFO(Integrated Fan-Out)均是台积电推出的 2.5D封装技术,都可称为晶圆级封装。CoWoS是把芯片封装到硅转接板上,并使用硅转接板上的高密度走线进行互联,然后再安装在基板上。
# \5 u0 V. G: b7 C' v
: }1 `+ A! z$ d* M( vCoWoS封装有硅转接板Silicon Interposer,而InFO则没有。CoWoS针对高端市场,连线数量和封装尺寸都比较大。InFO针对性价比市场,封装尺寸较小,连线数量也比较少。
b% `0 g% h1 h, f# G R3 d" M. H0 r! _0 P
下图为InFO和CoWoS技术的比较。
$ k+ o) f( z0 z HBM(High-Bandwidth Memory)" E9 M8 l8 r2 e# L6 A) J
3 |! s. s6 Z, Y+ E% {
HBM(High-Bandwidth Memory )高带宽内存,主要针对显卡市场。HBM使用3DIC技术(主要是TSV技术)把多块内存芯片堆叠在一起,并使用2.5D技术把堆叠内存芯片和GPU在载板上实现互联。
, q( g6 i3 A+ P2 ~0 I' a5 F
8 z6 t% {8 Y. f& ?& D5 bAMD,NVIDIA和海力士主推的HBM标准,AMD首先在其旗舰显卡首先使用HBM标准,显存带宽可达512 GBps,Nvidia也紧追其后,使用HBM标准实现1TBps的显存带宽。
. M# ?- s( y9 \4 ` HMC(Hybrid Memory Cube)' C1 R: K, b5 _! k+ u3 a
% z# T% [! F+ ^3 L( ?HMC(Hybrid Memory Cube)标准由美光主推,目标市场是高端服务器市场,尤其是针对多处理器架构。HMC使用堆叠的DRAM芯片实现更大的内存带宽。另外HMC通过3DIC异质集成技术把内存控制器(memory controller)集成到DRAM堆叠封装里。
0 @7 d/ ?8 s; S, |: ~
& U* _9 q' p: t" Q3 r以往内存控制器都做在处理器里,所以在高端服务器里,当需要使用大量内存模块时,内存控制器的设计非常复杂。现在把内存控制器集成到内存模块内,则内存控制器的设计就大大地简化了。此外,HMC使用高速串行接口(SerDes)来实现高速接口,适合处理器和内存距离较远的情况。
4 r3 z. P- J; Q7 L: K- l Wide-IO 5 R$ {/ m' g- _, X1 a, A
% u' W" ?0 p& y
Wide-IO技术由三星主推,目前已经到了第二代,可以实现最多512bit的内存接口位宽,内存接口操作频率最高可达1GHz,总的内存带宽可达68GBps,是最先进的DDR4接口带宽(34GBps)的两倍。
& R/ h2 y$ G+ E9 o# TWide-IO在内存接口操作频率并不高,其主要目标市场是要求低功耗的移动设备。9 b4 ?9 f" P( ?. M
SiP(System in Package)
3 h$ b9 O9 Q/ @; i5 Y0 S3 F' Q
: p" N5 {: R2 s# h& vSiP(System In a Package)系统级封装,是将多种功能的芯片,包括处理器、存储器等功能芯片集成在一个封装内,从而实现一个基本完整的功能。
" j4 A4 E5 N* d& o, Y& [7 qSiP将多个具有不同功能的有源电子元件与可选无源器件,以及诸如MEMS或者光学器件等其他器件优先组装到一起,实现一定功能的单个标准封装,从而形成一个系统或者子系统。
8 K) B( g& n0 @1 P1 d先进封装技术有两大发展方向,一种是晶圆级芯片封装(WLP),在更小的封装面积下容纳更多的引脚数;一种是系统级芯片封装(SiP),该封装整合多种功能芯片于一体,可压缩模块体积,提升芯片系统整体功能性、性能和灵活性。
* x [' e& v; x广义来讲,SiP属于先进封装。但通常来说,先进封装更强调工艺实现,InFO,CoWoS,HBM,HMC,Wide-IO都属于先进封装技术,而SiP则更强调系统实现,只要是在一个封装中封装了多颗芯片并实现了系统的功能,则可称之为SiP。所以,SiP的含义更为广泛一些
5 \1 d; E* j# p) j9 C# D& ~) x: T( M+ B
|
|