EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
参考规范差异: 从SerDes的收发模块到光缆/光模块参考规范为:VSR(Very Short Reach) 从SerDes的收发模块到铜缆参考规范为:LR(Long Reach) 从SerDes的收发模块到背板参考规范为:MR(Middle Reach)
, j' F1 c# `$ E+ S
这个对比可知,从SerDes的收发模块到器件的距离是不同,意味着衰减不同。那么需要支持的EQ等也不同。* @+ u! h! `# f2 ~# X5 T1 S1 K
. ~7 c! `+ C4 O/ d* ^2 ]) y
Xilinx的7系列的FPGA的高速收发模块的速率如下。以下内容来自于文档介绍。 7系列有GTP,GTX,GTH,GTZ,不同速率的收发模块。
8 G; g5 Y0 @$ z' D, \1 ~! LDFE移动tap的好处见 [color=var(--weui-LINK)]【有源SI】DFE(Decision Feedback Equalization,判决反馈均衡) * z1 _! _0 R ~- ~7 v1 q7 `
GTZ虽然速率高,但是一般用于VSR,一般的VSR都带有CDR, TX的 3 tap+ CTLE足以支持。 ; G4 @+ w0 X% ?9 W5 |$ i# G z9 g
GTH支持 TX的 3 tap+ CTLE+ 固定7 tap + 4 pap移动。可以支持更长距离的衰减,那么应用在背板(MR)。因为还有4 tap的移动DFE,远端距离的连接器反射可以补偿。
: `0 s3 M# E g s |