找回密码
 注册
关于网站域名变更的通知
查看: 468|回复: 1
打印 上一主题 下一主题

PCB设计原则---接地

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-24 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

6 O  K6 C  T9 z4 `6 ^
- [& X& a5 X, g+ ?& ^& g

1地线的共阻抗干扰

电路图上的地线表示电路中的零电位,并用作电路中其它各点的公共参考点,在实际电路中由于地线(铜膜线)阻抗的存在,必然会带来共阻抗干扰,因此在布线时,不能将具有地线符号的点随便连接在一起,这可能引起有害的耦合而影响电路的正常工作。$ n8 [( w; g) w$ M6 b) B
2.如何连接地线

通常在一个电子系统中,地线分为系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等几种,在连接地线时应该注意以下几点:
  ~3 i( T' Q5 {3 e  1)正确选择单点接地与多点接地。在低频电路中,信号频率小于 1MHz,布线和元件之间的电感可以忽略,而地线电路电阻上产生的压降对电路影响较大,所以应该采用单点接地法。 当信号的频率大于 10MHz 时,地线电感的影响较大,所以宜采用就近接地的多点接地法。 当信号频率在 1~10MHz 之间时,如果采用单点接地法,地线长度不应该超过波长的 1/20,否则应该采用多点接地。" A, g; K+ w: P9 d; F
  2)数字地和模拟地分开。电路板上既有数字电路,又有模拟电路,应该使它们尽量分开,而且地线不能混接,应分别与电源的地线端连接(最好电源端也分别连接)。要尽量加大线性电路的面积。一般数字电路的抗干扰能力强,TTL 电路的噪声容限为 0.4~0.6V,CMOS 数字电路的噪声容限为电源电压的 0.3~0.45 倍,而模拟电路部分只要有微伏级的噪声,就足以使其工作不正常。所以两类电路应该分开布局和布线。
5 p  R% p1 r1 _/ G- }# `  3)尽量加粗地线。若地线很细,接地电位会随电流的变化而变化,导致电子系统的信号受到干扰,特别是模拟电路部分,因此地线应该尽量宽,一般以大于 3mm 为宜。9 J  B+ T3 W! ~' g
  4)将接地线构成闭环。当电路板上只有数字电路时,应该使地线形成环路,这样可以明显提高抗干扰能力,这是因为当电路板上有很多集成电路时,若地线很细,会引起较大的接地电位差,而环形地线可以减少接地电阻,从而减小接地电位差。
) O$ k3 ^1 z' C) f  5)同一级电路的接地点应该尽可能靠近,并且本级电路的电源滤波电容也应该接在本级的接地点上。4 n( k& d1 n. q% s
  6)总地线的接法。总地线必须严格按照高频、中频、低频的顺序一级级地从弱电到强电连接。高频部分最好采用大面积包围式地线,以保证有好的屏蔽效果。


# i; v* _" m: q6 ]
  • TA的每日心情
    开心
    2022-12-26 15:46
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-6-24 10:09 | 只看该作者
    我们一般都是就近打地孔
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-9 12:20 , Processed in 0.093750 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表