找回密码
 注册
关于网站域名变更的通知
查看: 5034|回复: 18
打印 上一主题 下一主题

时钟线 走表层 还是走内层?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-26 20:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RT~  我碰到的情况 一般都是走表层  但有的情况下 特别说明要走内层。。 这是什么原因? 和什么因素有关? 求解~

该用户从未签到

2#
发表于 2010-7-27 09:07 | 只看该作者
对于时钟频率比较高的时钟,建议走内层。表层会带来EMI的问题。

该用户从未签到

3#
 楼主| 发表于 2010-7-27 11:42 | 只看该作者
回复 2# doya
( \- L* T) x& |# ~% g# i9 J5 A. A8 A* V% G* P2 u" D( Y. s
" x- r9 k% b4 h+ P
    高的频率 是指多少?

该用户从未签到

4#
发表于 2010-7-27 11:50 | 只看该作者
25MHz以上都算高的

该用户从未签到

5#
发表于 2010-7-27 12:19 | 只看该作者
单线建议都走内层。差分线看情况而定

该用户从未签到

6#
 楼主| 发表于 2010-7-27 14:45 | 只看该作者
回复 5# joshuafu
9 J: c2 e+ w' C# g
& ?8 S" i4 P. t
- T* J  X/ s8 U/ A4 K 比如什么情况呢?

该用户从未签到

7#
发表于 2010-7-28 12:15 | 只看该作者
差分不走板边,信号摆幅较高的不走表层

该用户从未签到

8#
发表于 2010-7-28 17:23 | 只看该作者
走表层对SI会好一点,内层对EMI会好一点啦    其实很多时候  EMI和SI的相应对策 是互相冲突的

该用户从未签到

9#
 楼主| 发表于 2010-7-29 09:20 | 只看该作者
回复 7# joshuafu
. k9 Q4 G& X9 A& v6 i) n% \; d+ k; K$ |' m

; ?, Z* K3 c. C6 E, g% t    信号摆幅高,是指频率高吗??

该用户从未签到

10#
 楼主| 发表于 2010-7-29 09:52 | 只看该作者
回复 8# fancywoods % Z3 x( d% k; u  u

2 P6 R: S' C$ m, k0 `; W
5 P* @" m3 V9 h8 `    表层走 SI 怎么会好呢? 只有一层参考地啊

该用户从未签到

11#
发表于 2010-7-29 09:53 | 只看该作者
回复 9# mikle517 $ \  o6 G. L% H! A$ _$ @
; ?2 u( N6 s% A' m5 W) ]/ R( @
, o0 i% }3 F9 \  ^6 A
    摆幅就是电压的幅值

该用户从未签到

12#
 楼主| 发表于 2010-7-29 11:58 | 只看该作者
回复 11# cwfang
9 y& Q/ ?7 Z' q) C  G+ N- R$ }3 Z$ O- j

' ^$ d$ b8 C! i, Y6 n    那电压幅值多大 才算是摆幅大呢? 一般是多少?

该用户从未签到

13#
发表于 2010-7-29 14:06 | 只看该作者
我只知道lvds摆幅为350mv,算低摆幅的。其他的还不知道,要请教joshuafu

评分

参与人数 1贡献 +2 收起 理由
mikle517 + 2 duoxie

查看全部评分

该用户从未签到

14#
发表于 2010-7-29 15:01 | 只看该作者
其实简单用信号摆幅来判断可能不太科学,更准确的应该是上升时间等,因为辐射只有在信号转换过程中才会发生。但如果你无法查到所用时钟信号的tr\tf时,就只能用所用信号的类型大致判断了,比如有的PECL信号,可能在1V以上,就需要考虑一下是否可走表层,是否远离周围的其他信号线。我的理解是,单线时钟尽量不在表层,差分时钟一般是可以的,但不是最优设计。而且所有时钟要尽量远离板边,特别是表层时钟。

评分

参与人数 1贡献 +2 收起 理由
mikle517 + 2 多谢!

查看全部评分

该用户从未签到

15#
发表于 2010-7-29 17:27 | 只看该作者
回复 14# joshuafu
; V5 H, \3 a! M& X: l* z% u# `/ _
, p" y: p! J) Y9 B% S' K" t* h( e" ^- S
8 R0 D( _1 t4 R+ j# r. q( \3 B    单端时钟如果走线短的话,走表层应该没什么问题吧!差分时钟对抗干扰和控制emi还是比较好的,走表层应该问题不大,第二层必须是平面层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-6 13:02 , Processed in 0.125000 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表