找回密码
 注册
关于网站域名变更的通知
查看: 251|回复: 1
打印 上一主题 下一主题

基于FPGA的以太网MII接口扩展设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-9 19:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
摘??? 要:本文介绍了基于FPGA、功能经过扩展的以太网MII接口的硬件实现方法。硬件结构上由控制信号模块、分频器、异步FIFO缓冲和4b/5b编解码器4个部分组成。1 m1 r  _* y1 Z; f3 d0 s
  关键词:100M以太网MII;FPGA;奇偶分频器;4b/5b编解码;异步双口FIFO
引言" `& ~5 C- v7 _$ `- b
  传统以PC为中心的互联网应用现已开始转向以嵌入式设备为中心。据网络专家预测,将来在互联网上传输的信息中,有70%来自小型嵌入式系统,因此,对嵌入式系统接入因特网的研究是有必要的。目前有两种方法可以实现单片机系统接入因特网:一种方法是利用NIC (网络控制/网卡)实现网络接口,由单片机来提供所需的网络协议;另外一种方法是利用具有网络协议栈结构的芯片和PHY(物理层的接收器)来实现网络接口,主控制器只负责往协议栈结构芯片的某个寄存器里放上适当的数据。与此同时,用FPGA实现单片机系统接入因特网的方法也日益受到人们的重视。本文提出采用FPGA实现网络协议栈,介绍100M以太网MII接口协议的硬件实现方法,其中的奇偶模块分频器和异步FIFO等通用器件在日常中也很有应用价值。8 Q' C$ n, l8 f9 }* g  T
4 r% a0 X) p0 X
以太网MII接口协议1 z! f: ^2 n5 B9 d: p) e
  IEEE802协议标准系列中,数据链路层包括LLC (逻辑链路控制)子层和MAC (媒体访问控制)子层。其中MAC单独作为一个子层,完成数据帧的封装、解封、发送和接收功能。物理层PHY的结构随着传输速率的不同而有一定差异,在100M和1000M以太网中,依次为PCS子层、PMA子层和PMD子层。MII接口是连接数据链路层和物理层的接口,因为本设计中以太网速率采用100Mb/s,所以MII接口实际连接的是MAC子层和PCS子层。根据协议,要求MII接口具有的功能有:数据和帧分隔符的读写时钟同步,提供独立的读写数据通道,为MAC层和PCS层提供相应的管理信号,以及支持全双工模式。& f! n* p# L6 o) L; ]9 O
?7 J' n+ X; K; |* }) ^* g$ W9 n' y! U2 ]  i
扩展MII接口功能及其! ~, L) Z! b7 C7 X
FPGA实现0 u6 z- B% K7 ?# l: u- q9 w4 P
  由于100M以太网的物理层采用4b/5b编码,为了扩展MII接口的功能,要求其能够实现直接物理层5位数据和MAC层8位数据的发送接收传输转换。即把从MAC子层用于发送的数据和从PHY用于接收的数据存入数据缓冲FIFO,同时要求MII接口将从PHY传来的信号COL、CRS转为信号Carrier和Collision,并提供给MAC子层用于载波监听和冲突检测,以及发送和接收时的时钟、使能、错误位信号的传送。扩展功能后的MII接口硬件结构框图如图1所示,由4b/5b编解码器、控制信号与4位/8位转换、分频器及双口FIFO 4个模块组成,而且能够同时支持半双工和全双工模式。, S# k: Q& N3 e3 C; l
在设计过程中,为了考虑测试和支持多种速率传输的需要,要求设计带有分频参数的可实现奇偶分频的分频器和支持能够同时进行读写操作和异步读写时钟的FIFO。这是MII接口设计中的难点,本身也具有很高的实用价值。
4 h0 b6 p  s5 L, l6 p/ x8 E0 b5 X3 G& J7 N?! V/ `. y  Q: N0 T' h% J( \
奇偶分频器的实现+ E0 h2 D, p8 W1 a; e% |: Z' _
  分频器是数字系统设计中的基本电路,同一个设计中有时要求多种形式的分频。通常由计数器或计数器的级联构成各种形式的偶数分频及非等占空比的奇数分频,实现较为简单;对等占空比的奇数分频实现则较为困难。本文对2n+1等占空比奇数分频的基本思路是:先通过模2n+1的计数器实现占空比为n+1/n的奇数分频(比如三分频,正负波形的占空比为2:1),然后有两种方法可以实现等占空比的奇数分频,一种是当计数器至n+1时,让此波形与输入时钟波形相“与”,不过可能会存在毛刺输出;另一种是当计数器至n+1时,在输入时钟的下降沿触发产生低电平脉冲,然后再和原波形相“或”,这种方法没有毛刺产生。因此本文采用第二种方法。$ ?% o7 s- K. o- c5 ~) Y
?
" z5 Y2 a0 A! |  @: e, A+ `% F6 o+ p4b/5b编解码器的设计
, d! C' V( S' \) a( W8 ?; w# Q6 R  为了减少系统的开销,本文把4b/5b的编码和解码同时集中到一个模块上实现。数据0~F可以直接编、解码。PCS层有6个特殊的5b码:11111为帧间填充码;11000、10001和01101、00111是两对成对出现的码组,分别为数据流开始和结束时的分隔符;00100则是数据错误位,用以表示错误。数据接收时,可以直接对这几个5b码组解码,00100则产生信号rx_er。发送时,需要对从MII接口传来的信号位进行判断:若tx_en上升沿,则在头两个前导码时编码输出SSD;若tx_en下降沿(帧间隔),则在FCS后输出ESD,然后一直用11111为数据流间隔填充码;若有tx_er触发,则编码00100输出。, G7 w  q$ M% I$ O  \2 d9 R
?; q. w6 j# ^. {
异步双口FIFO的设计. g$ e. Q6 X  B% h3 G3 j* E
  为了满足PCS层数据的物理层时钟以及MAC层总线时钟不同步的需求,需要FIFO有异步的读、写时钟。当冲突检测COL为高时,要求发送帧执行退回操作回至FIFO中等待下一个Transmitting信号。
0 ^1 J6 C  h% C* I7 lFIFO的设计思路如下:设置异步Reset,高电平触发;设置8位寄存器fifodata保存FIFO的数据;设置fifo_rp和fifo_wp为读、写指针;cr_rp和cr_wr为进位标志,fifo_rp和fifo_wp为FIFO_DEPTH-1的时候取反;设置nempty、nfull、near_empty、near_full为数据空、满指示。* ]4 ]& E$ }  ~7 u' w
; q  C5 l2 O) X0 q% R
  读写时,FIFO_RD为1,则fifo_out<=fifodata[fifo_rp],fifo_rp<=fiforp+1;FIFO_WR为1,则fifodata[fifo_wr]<=fifo_in,fifo_wr<=fifo_wr+1。nempty、nfull位信号值的变化通过借助r_rp和cr_wr的进位输出来判断实现。当读写两个指针的值相等,即fifo_rp==fifo_wp时,判断cr_rp^cr_wr(异或)的值:若是1,则FIFO满,nfull<=0;若是0,则FIFO空,nempty<=0。如果fifo_rp!=fifo_wp,则nfull=nempty=0,FIFO不为空也不为满。! J( r6 \8 C6 ^8 Y2 J9 {2 I
测试时,暂定容量FIFO_DEPTH为32(实际要求是至少一个帧的大小即1530字节大小),读、写时钟分别为50MHz和25MHz,在写550ns之后同时读写。
! m4 M, Q0 I; M) l% ^2 W
" R# h) E$ n& u5 C; A
主控制模块的实现
1 X- ^9 O' V8 i3 w- ^7 [  主控制模块要求实现的功能是:4/8位数据的转换;给MAC层和PCS层的控制信号输出;双向数据MDIO,表征MII接口与物理层相连接的情况,可以异步输入输出控制。
: Y/ q2 H5 b: O* E( b2 p

' V! m3 `% E& ^: x  实现4/8位数据转换的要求是:发送时,将8位数据分成两个nibble依次输出;接收时,将4b/5b编解码器接收到的4位数据依次填入高、低nibble组成8位数据输出。
3 V0 B, o8 E8 ?

! H" x0 E, P! D! a: V9 Z/ H" C  采用状态寄存器对控制信号的输出是MII模块的核心。设立3位status1[2:0],从高位到低位依次是{duplex, col, crs}输入;4位status2[3:0],从高位到低位依次是{ transmitting ,transmiterror ,rx_en ,rx_er }输入。输出控制信号的基本算法流程如下:0 \0 h; D4 U' j; Y

* x( o$ L2 [% u5 k: `.  status1[2]为1时,工作在全双工模式。CollisionDetect和CarrierSense输出始终置为0。: \& J' R% |# }2 v% _, H$ w
4 O/ u& n6 ^# d4 A7 R
.  status1[2]为0时,工作在半双工模式。如果status1[1]为1,则CollisionDetect输出置为1,开始执行退回(backoff)程序;如果status1[0]为1,则CarrierSense输出置为1,继续等待。
8 I* d, V0 P: z) R
" W2 G- C  C) e. U2 o: [+ Y
  . status2 [1]为1时,工作在接收状态,Receiving输出置为1 (此时status2[3]必须为0)。此时如果status2[0]为0,则接收数据有效,ReceiveDataValid输出为1;反之则置为0,停止数据传输。% g  U& A  E1 j7 Z( e
; b( O4 k3 J0 R
  . status2 [1]为0时,工作在接收停止状态,Receiving输出置为0。此时如果status2[0]为1,eceiveDataValid输出为0,若接收端数据为1110,则表示载波错误,若接收端数据为0000,则表示正常的帧间隔阶段;如果status2[0]为0,则表示正常的帧间隔阶段,ReceiveDataValid输出为1。
/ r+ z; w- m7 T7 K

* z' O; q- u4 h% h5 i' A% n  . status2 [3]为1时,工作在发送状态,tx_en输出置为1(此时status2[1]必须为0)。此时如果status2[2]为0,则正常发送,tx_er置为0;否则发送错误,tx_er置为1,且跳过该字节继续执行发送程序。* g  }7 p2 d+ Q6 {' K5 x
! M8 T: o7 t' u( O( q
  . status2 [3]为0时,若status2 [2]为0,则处于正常帧间隔,tx_en、tx_er置为0;若status2 [2]为1,则为无效状态。! T0 c! m( i+ G7 ]
6 i. `7 [  W: C( S
综合与仿真
# Y6 V4 ?, m  ?: |  本文采用Altela公司的Cyclone系列EP1C20F400C8芯片,整个设计全部采用Verilog HDL硬件描述语言来实现,并在Quatus4.0的设计平台上完成整个模块的设计、综合、仿真、映射及布局布线。发送时序仿真的波形如图3所示,从图中可以看出,当传输过程中发生冲突时,继续发送32比特的阻塞码(16进制FF),然后随机延时一段时间重新争用介质以传输数据,这说明本模块满足了协议要求以及CSMA/CD。6 s+ p  s; d$ n. }1 }& t* ]7 A& u

: A( e- h' P: I结语
  E% K' [5 m( V6 F. G# _7 Y
  本文介绍了一种简易的基于FPGA的以太网MII协议的设计方法。通过本模块可以简单方便地实现小型嵌入式系统的因特网接口,如果再结合基于FPGA实现的MAC层协议和TCP/IP协议栈及其他辅助功能模块,不仅可以使小型嵌入式系统接入网络更加简单,系统的集成度、稳定性也将进一步得到提高。

- ~. c+ ?0 {& i- L# G

该用户从未签到

2#
发表于 2020-6-9 19:22 | 只看该作者
本文提出采用FPGA实现网络协议栈,介绍100M以太网MII接口协议的硬件实现方法,其中的奇偶模块分频器和异步FIFO等通用器件在日常中也很有应用价值。$ S' H/ S! m$ n5 R
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 19:25 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表