找回密码
 注册
关于网站域名变更的通知
查看: 319|回复: 2
打印 上一主题 下一主题

FPGA 高速信号

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-5 19:51 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
假设现在FPGA内部有两个高速信号完全相同,有一个很小的相位差,该如何获得一个如c信号(拓宽也行)的输出信号?5 v3 j* q/ q0 @
直接相与或者其他逻辑操作是不是lut无法满足这么高的精度,如果不行,有其他什么办法吗?. O7 D4 t" o. q  N9 \8 E
: r! [" V3 i, z
  • TA的每日心情

    2019-11-19 16:53
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-6-5 19:51 | 只看该作者
    可以去搜一下,基于FPGA的进位链实现TDC,用的多的是Wave UnionA和B,很多文章中最后都达到ps级精度,不过实现起来也不简单,

    点评

    嗯嗯 ,我用的就是carry4进位链,原理不复杂,就是想实现很高质量的脉冲不简单  详情 回复 发表于 2020-6-5 19:52

    该用户从未签到

    3#
     楼主| 发表于 2020-6-5 19:52 | 只看该作者
    北二桥头 发表于 2020-6-5 19:512 v/ R% d  A6 N
    可以去搜一下,基于FPGA的进位链实现TDC,用的多的是Wave UnionA和B,很多文章中最后都达到ps级精度,不过 ...

    0 l$ R, p2 D' }! C4 }8 K4 S+ g& U嗯嗯 ,我用的就是carry4进位链,原理不复杂,就是想实现很高质量的脉冲不简单1 `/ [: Q( D1 Z) Y; H; E" M  U
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 22:53 , Processed in 0.140625 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表