找回密码
 注册
关于网站域名变更的通知
查看: 373|回复: 3
打印 上一主题 下一主题

GPIO口采集高低电平,压降很大咋回事

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-4 19:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我想用FPGA的GPIO口采集高低电平,但是我用电源给一个3.3V的电平,电源限流10mA,接到GPIO口上只有0.8V,这是咋回事,需要怎么设置FPGA板,具体到verlog语句怎么写,小白一枚,,请大师赐教
9 _2 V$ Y* a  b. I2 l  z% Z3 A

该用户从未签到

2#
发表于 2020-6-4 19:55 | 只看该作者
大哥,这玩意儿不是这么玩的。  a* i3 P& G6 |
//------8 H- g5 U& h: Q. `* m5 }
01.电流限流10mA这一点非常牛。; |1 s6 E1 z0 b. t# u
02.FPGA输入引脚,其内部通过门电路“接地”,此时的0.8V是门电路对地电压,不是引脚的输入电压。输入电压就是你设置的3.3V。- `- F4 T( k) N2 y  }- D
(这句话说的可能有点不像人话,凑合理解一下)对于3.3V的引脚,好像2.0V以上是逻辑1,1.2V以下是逻辑0。
& c& A/ a! g- U( |; f: h03.想看GPIO口输入的逻辑电平高低,可以测量代码设定的对应输出引脚(输出引脚驱动能力也是10mA)。万用表或者示波器测量都可以。还可以使输出引脚连接LED(led需焊接限流电阻,一般470/560/1K都可以)。; D3 f1 s6 G  y! x$ u/ N
04.FPGA的引脚驱动能力及电平设置,都在软件里。厂家不同,设置具体细节也不同。9 g& Y5 I, J' h% _
一般,在引脚分配的图形界面可以设置。

该用户从未签到

3#
 楼主| 发表于 2020-6-4 19:55 | 只看该作者
我的数码管管脚连着GPIO呢,GPIO是低电平时,数码管亮,我理解着那我要是找个外加电源给一个管脚一个3.3V的点压他就应该灭了,但是它没灭,只是稍微暗了一点点,量管退电压是0.8V,我需要改哪,我回复了两张图,你给我看下,这上边需要改动吗

该用户从未签到

4#
发表于 2020-6-5 19:53 | 只看该作者
想看GPIO口输入的逻辑电平高低,可以测量代码设定的对应输出引脚(输出引脚驱动能力也是10mA)。万用表或者示波器测量都可以。还可以使输出引脚连接LED(led需焊接限流电阻,一般470/560/1K都可以)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 19:17 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表