本帖最后由 于争 于 2010-6-24 23:47 编辑
8 Y+ Z' r( N; }& k0 B- A0 y) ~, p, j! p
连接器内的串扰可以通过适当的引脚定义产生合理的信号分布来解决。看看你有多少对信号通过连接器,能不能重新排一下信号引脚。/ s E3 s3 O, [
" Q: `7 Q0 |, t+ l4 i" w如果信号太多实在排不开的话,只能接受连接器内的串扰,尽量压缩信号线在连接器外的部分可能产生的噪声,控制住信号线上的总的噪声就不会有问题。连接器毕竟只是整个通道的一个部分,综合考虑一下。& N7 O) G% [$ ]: w
) g6 C6 Z9 ]9 [( ]' W- `, g6 j) V
对高速信号,注意连接器插损。
7 {2 ^0 |' U" ^! N# d5 j: M
; ?0 \4 S, g1 \- r最好带上负载跑起来,测一下各个通道接受端的眼图是不是合格。4 [% v; e( f c- |$ w6 s
- Q6 D' I$ Q: M9 u* [
注意调整通过连接器的时钟以及其他边沿有效信号周围的信号性质,最大限度的减小对边沿有效信号的影响。这个还是引脚分配问题。' X4 t1 F5 @6 K# t
- D* t$ X' b. w c" M! n: o/ y如果你是做连接器的,另当别论。 |