找回密码
 注册
关于网站域名变更的通知
查看: 650|回复: 1
打印 上一主题 下一主题

smd封装类型

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-5-8 10:32 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
smd简介          SMD它是SuRFace Mounted Devices的缩写,意为:表面贴装器件,它是SMT(Surface Mount Technology)元器件中的一种。在电子线路板生产的初级阶段,过孔装配完全由人工来完成。首批自动化机器推出后,它们可放置一些简单的引脚元件,但是复杂的元件仍需要手工放置方可进行波峰焊。表面组装元件(Surface Mounted components)主要有矩形片式元件、圆柱形片式元件、复合片式元件、异形片式元件。
, ~5 B5 s% K/ [6 z& v3 D# P" ^          smd封装          在电子线路板生产的初级阶段,过孔装配完全由人工来完成。首批自动化机器推出后,它们可放置一些简单的引脚元件,但是复杂的元件仍需要手工放置方可进行波峰焊。* I, {5 X) s  n4 r! Y' }* O" z
 smd封装有哪几种类型_常见的封装类型          1、BGA(ball grid array)
) e- H# M1 }, r          球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。. B+ q, L# x7 X  P: b" C- ?
          封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。
4 w' ~  L5 p9 A5 A: A4 P9 K# L          该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。  T9 o7 r6 A3 T( o8 ?6 s7 I" Q
          BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。1 a- L' Q  p* U% m+ u; s$ P
          美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为 GPAC(见OMPAC 和GPAC)。
' I( m, D# M  c) [  g# l          2、BQFP(quad flat package with bumper)
; f: s0 B! ]* v/ I% z: E; F          带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以 防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。9 H' r  x  j: |7 z1 a: I+ r* u- o
          3、碰焊PGA(butt joint pin grid array); t- R& F# q; C/ Y7 \  X* k; L& w) Y
          表面贴装型PGA 的别称(见表面贴装型PGA)。4 N5 b3 j; ^! H( b9 l' |
          4、C-(ceramic)
) [3 c& @: A. t) V* Z          表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。" g) ]4 r" l; N
          
          5、Cerdip7 J" q3 i6 G) P/ [! B, u8 Z) _7 X
          用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。
* l+ W* X) C& _  i          6、Cerquad
! E2 f2 U& m- I. r3 W  u          表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等多种规格。引脚数从32 到368。
; z; c- \3 U0 D7 Q          7、CLCC(ceramic leaded chip carrier)
) s8 B6 n7 W) {3 j! {. F" C, V; `          带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。 带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。
6 |) \) Z8 D3 Y7 e! ~, Y/ e# `          8、COB(chip on board), `1 Y( ^$ }/ v* K5 z9 x6 _$ h, w4 G
          板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基 板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。, ?' @& o, E' i
          9、DFP(dual flat package)
# M, V! Q  p: H: S- H          双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本上不用。/ y5 `+ x1 f) u8 j
          
          10、DIC(dual in-line ceramic package) 陶瓷DIP(含玻璃密封)的别称(见DIP)。; ]# g6 D7 e7 E3 D' m* a- }
          11、DIL(dual in-line)
/ k0 ?9 o! f* \4 U6 J4 a, @. P          DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。! t  x! r, I; T9 b* x" c6 X
          12、DIP(dual in-line package). k- o2 u0 Z8 \) J; {8 C
          双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。 DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。 引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm 和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip)。
4 I$ ]/ t6 Y- w/ @9 L          13、DSO(dual small out-lint)" {. n( [( [+ t& Z
          双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。
; X' b  _4 e* H, V! A, l          14、DICP(dual tape carrier package)+ [; T9 D$ X' V
          双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利 用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。 另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP 命名为DTP。
. v3 L% Q  Y0 ]: V, L          15、DIP(dual tape carrier package)6 F$ u" t7 u& n. P: r# `3 F+ ]. d
          同上。日本电子机械工业会标准对DTCP 的命名(见DTCP)。
( Q: I0 A  V# ?* I6 A! H
          
          16、FP(flat package)
; A  U: w8 A* ^          扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采用此名称。
9 Q" K; C3 c& m! Z- X6 u          17、flip-chip
& K; ?8 b- ^0 T# i          倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸点 与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。
  D; V5 V9 J$ T$ Q3 I8 [          但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可靠 性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。
3 d5 T: F% ?3 V  `" l; N! O          18、FQFP(fine pitch quad flat package)- d3 v, H& M+ G5 K+ s% {( s0 K* K
          小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采 用此名称。# l0 {& l2 X4 e+ a  X, @
          19、CPAC(globe top pad array carrier) 美国Motorola 公司对BGA 的别称(见BGA)。
: k1 H; q/ Q/ q4 M, I, E          20、CQFP(quad fiat package with guard ring)" b4 A2 M* t& Z8 m/ h
          带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变形。 在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。这种封装在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数最多为208 左右。
4 u; J+ n6 P$ {1 W          21、H-(with heat sink); V3 |. O+ z; `& ~
          表示带散热器的标记。例如,HSOP 表示带散热器的SOP。
& H2 x4 S6 n$ X" y! h. k# y8 K
          
          22、pin grid array(surface mount type)
9 h2 p+ J% _# b) o8 g          表面贴装型PGA。通常PGA 为插装型封装,引脚长约3.4mm。表面贴装型PGA 在封装的 底面有陈列状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA 小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI 用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。' O% a8 k0 ]0 X3 `7 w1 V9 c* {( [) p
          23、JLCC(J-leaded chip carrier), ^7 U  l$ _% {
          J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半导体厂家采用的名称。
1 W5 g1 ~7 K& i; G5 |. j          24、LCC(Leadless chip carrier)" K4 X6 B0 w- `" c
          无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高 速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。) M4 S" d: r7 \, @$ z
          25、LGA(land grid array), n4 i- C3 Z7 m
          触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已 实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑LSI 电路。% G5 s1 D/ B7 D  m0 l- p$ @' _
          LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI 是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。
+ O6 {5 c8 m! ~/ \* A3 O          26、LOC(lead on chip)7 `" O# A3 O- s- G' p
          芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的 中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。+ y" A1 k# _8 n6 n/ G, D
          
          27、LQFP(low profile quad flat package)
: ?3 `; f! ^' M* p0 @4 y          薄型QFP。指封装本体厚度为1.4mm 的QFP,是日本电子机械工业会根据制定的新QFP 外形规格所用的名称。
4 R" q( r( f$ t: C3 ]          28、L-QUAD  c  s0 r, W( ]; r1 r
          陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。 封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚(0.65mm中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。
3 n8 ^$ ?, O# J" ?" _8 w) q          29、MCM(multi-chip module)
$ n! C* d3 i# Q$ k3 o) x8 S6 Z          多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分 为MCM-L,MCM-C 和MCM-D 三大类。
6 a6 p/ d" a4 L" f6 R" d" S( N: J7 |          MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。 MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使 用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。 MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件。 布线密谋在三种组件中是最高的,但成本也高。
4 N$ D" \. a' D; Z8 T. o7 ^3 q* C          30、MFP(mini flat package)
1 o: w. g- D9 q1 Z7 Z0 L
3 v! d; x5 T% Z# @& d6 {! F          小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。
6 q. S1 ~) r6 c2 h, L3 A* P/ B1 B+ i

该用户从未签到

2#
发表于 2020-5-8 13:19 | 只看该作者
总结的很好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 19:03 , Processed in 0.203125 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表