找回密码
 注册
关于网站域名变更的通知
查看: 477|回复: 4
打印 上一主题 下一主题

[仿真讨论] 通过IBIS模型研究信号完整性问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-30 09:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
 本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范 (IBIS) 模拟模型的文章。本文将介绍如何使用一个 IBIS 模型来提取一些重要的变量,用于信号完整性计算和确定 PCB 设计解决方案。请注意,该提取值是 IBIS 模型不可或缺的组成部分。8 E, T7 q$ P, b: P" K
 信号完整性问题- {, {% K! X+ s5 t7 i, E% e! u
          当观察传输线两端的数字信号时,设计人员会吃惊于将信号驱动至某条 PCB 线迹时出现的结果。通过相对较长的距离,相比瞬时变化信号,电信号更像行波。描述电路板上电波行为的较好模拟是池中波 (wave in a pool)。纹波穿过池顺利传播,因为体积相同的两组水具有相同的“阻抗”。然而,池壁的阻抗差异明显,并以相反方向反射波。注入 PCB 线迹的电信号也出现相同的现象,其在阻抗错配时以类似方式反射。图 1 显示了错配端接阻抗的一个 PCB 装置。微控制器即 TI MSP430™ 向 TI ADS8326 ADC 发送一个时钟信号,其将转换数据发送回 MSP430。图 2 显示了该装置中阻抗错配所形成的反射。这些反射在传输线迹上引起信号完整性问题。让一端或者两端的 PCB 线迹电阻抗相匹配可极大地减少反射。
" P+ E. S2 U1 R7 q9 q# {要解决系统电阻抗匹配问题,设计人员需要理解集成电路 (IC) 的阻抗特性,以及起到传输线迹作用的 PCB 线迹的阻抗特性。知道这些特性,让设计人员能够将各连接单元建模为分布式传输线迹。) D; W7 X% Q" C3 n! E- K7 K3 W

+ L6 k" D4 y2 O          传输线迹为各种电路服务,从单端和差分端器件到开漏输出器件。本文主要介绍单端传输线迹,其驱动器有一个推拉输出电路设计。图 3 显示了用于设计该举例传输线迹的各组成部分。
! X: I( e" x* W    另外,还需要如下 IC 引脚规范:) O$ G8 K' W9 {; J9 E+ `  B
          发送器输出电阻 ZT (Ω)
' M, P2 x( u& q: C5 r. R          发送器上升时间tRise和下降时间tFall(秒)6 J+ Q6 u* c6 b# E, g  s
          接收机输入电阻ZR (Ω)
4 t3 a5 a8 r; B+ Y( @2 u& V          接收机引脚电容值CR_Pin (F)
, G  z/ U1 _8 y3 |          这些规范一般没有在 IC 制造厂商的产品说明书中。正如这篇文章将要讲到的那样,所有这些值均可以在设计 PCB 和使用模型模拟 PCB 传输线迹的过程中,通过 IC 的 IBIS 模型获得。. K9 k! ^1 {" t. L1 g# p1 O4 X
          利用下列参数定义传输线迹:
- L  w% k: s( A4 Q/ R% z: H! f          特性阻抗Z0 (Ω)+ ~7 B! I$ D$ f& J) _
          传播延迟 D(ps/英寸)8 A- t) C$ D: O9 j: X4 S
          线迹传播延迟tD (ps)" A4 {2 _( l: P& W& ?$ a
          线迹长度 LENGTH(英寸)
& O" U5 @0 D  b# g! s. e          根据具体的 PCB 设计,该变量清单可能会更长。例如,PCB 设计可以有一个带多个传输/接收机点的底板。3所有传输线迹值均取决于特定的 PCB。一般而言,FR-4 板的 Z0 范围为 50 到 75Ω,而 D 的范围为 140 到 180 ps/英寸。Z0 和 D 的实际值取决于实际传输线迹的材料和物理尺寸。4特定板的线迹传播延迟可以计算为:
3 N8 M* ]  Q6 s7 \  @          tD=D &TImes; LENGTH。(1)$ D$ g9 [: `1 B* T* m9 ?7 f+ M

5 m, X, s+ B+ n. g          就 FR-4 板而言,线状线的合理传播延迟(请参见图 4)为 178 ps/英寸,并且特性阻抗为 50Ω。通过测量线迹的导线电感和电容,并将这些值插入到下列方程式中,我们可以在板上验证这一结果:
6 M- t/ S0 b* d' h CTR 为法拉/英寸为单位的线迹导线电容;LTR 为享/英寸为单位的线迹导线电感;85 ps/英寸为空气介电常数;而 er 为材料介电常数。例如,如果微波传输带-板导线电容为 2.6 pF/英寸,则导线电感为 6.4 nH/英寸,而 D="129" ps/英寸,Z0=49.4Ω。
, I: \# R, G7 z* X7 C/ Z0 Z% _& z9 Y4 j8 T) e  C7 Y
6 {: e3 Q: ~* {
          集总式电路与分布式电路对比# {8 ?' @3 E) {/ T1 I; a* F
          传输线一经定义,下一个步骤便是确定电路布局代表集总式系统还是分布式系统。一般而言,集总式系统体积较小,而分布式电路则要求更多的板空间。小型电路具备有效的长度 (LENGTH),其在信号方面比最快速电气特性要小。要成为合格的集总式系统,PCB 上的电路必须要满足如下要求:
# ~' w5 x; K) V8 h( }
8 i: b# d: N7 ^' j8 e         (5)$ u+ [  r  @& P2 d

! u/ j" O# x- o; t. q          其中,tRise 为以秒为单位的上升时间。  [- T' a: \% n( A8 `. c* U

4 [4 a; ?" ]# `( x3 y2 s1 v; T          在 PCB 上实施一个集总式电路以后,端接策略便不是问题了。根本上而言,我们假设传送至传输导线中的驱动器信号瞬间到达接收机。
/ p7 O" Q$ z  Z5 G, A* s+ I4 E* z/ L( |! R- ~. l8 Z

该用户从未签到

2#
发表于 2020-4-30 11:40 | 只看该作者
根据具体的 PCB 设计,该变量清单可能会更长

该用户从未签到

4#
发表于 2020-5-9 13:57 | 只看该作者
集总式电路与分布式电路对比'

该用户从未签到

5#
发表于 2020-7-29 22:25 | 只看该作者
谢谢分享,下来看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-28 03:53 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表