|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
封装大致经过了如下发展进程: 6 Q( v* c4 o& [1 L& v& r9 G
结构方面:DIP封装(70年代)->SMT工艺(80年代 LCCC/PLCC/SOP/QFP)->BGA封装(90年代)->面向未来的工艺(CSP/MCM)
1 S6 L1 p4 u& G# Y; J- ^材料方面:金属、陶瓷->陶瓷、塑料->塑料;
' Y3 p$ Z1 @' A3 J7 w; f" _引脚形状:长引线直插->短引线或无引线贴装->球状凸点;
+ Q! }. c) x& W7 ^5 [装配方式:通孔插装->表面组装->直接安装
" G3 S0 x B: c/ L 一.TO 晶体管外形封装
8 M9 c$ j5 s8 b2 JTO(Transistor Out-line)的中文意思是“晶体管外形”。这是早期的封装规格,例如TO-92,TO-92L,TO-220,TO-252等等都是插入式封装设计。近年来表面贴装市场需求量增大,TO封装也进展到表面贴装式封装。
! D! A" b! x. ^, m2 d
! t' p4 k$ {: ]3 p4 ~+ nTO252和TO263就是表面贴装封装。其中TO-252又称之为D-PAK,TO-263又称之为D2PAK。
4 U1 R8 [6 p, x. g2 p# eD-PAK封装的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热。所以PCB的D-PAK焊盘有三处,漏极(D)焊盘较大。
' Q1 U# @3 a2 @2 t( Q 二. DIP 双列直插式封装; A2 C& Y, a0 ?. L+ `7 g# r9 Z
DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。封装材料有塑料和陶瓷两种。采用DIP封装的CPU芯片有两排引脚,使用时,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装结构形式有:多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP(含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)等。
% Q: I$ I: k$ NDIP封装具有以下特点:
: C: c+ X( e5 r) o4 I- h1.适合在PCB (印刷电路板)上穿孔焊接,操作方便。/ U- F! ?5 t. ^
2.比TO型封装易于对PCB布线。
6 e$ X; K& U3 o! p9 S5 g4 e) n( ]7 D3.芯片面积与封装面积之间的比值较大,故体积也较大。以采用40根I/O引脚塑料双列直插式封装(PDIP)的CPU为例,其芯片面积/封装面积=(3×3)/(15.24×50)=1:86,离1相差很远。(PS:衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。如果封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积。)
* p( X. e. z6 {! f+ z7 [" e 用途:DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。Intel公司早期CPU,如8086、80286就采用这种封装形式,缓存(Cache )和早期的内存芯片也是这种封装形式。
/ w$ V- _6 e" W7 o* O! xPS.以下三~六使用的是SMT封装工艺(表面组装技术),欲知详情,请移步此处。 三.QFP 方型扁平式封装
( X# v; @; j5 H: H" _& UQFP(Plastic Quad Flat Pockage)技术实现的CPU芯片引脚之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100以上。基材有陶瓷、金属和塑料三种。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多种规格。
2 a# c1 C: B- W& G) h: _其特点是:/ }' q5 ?: }& h, Q( w
1.用SMT表面安装技术在PCB上安装布线。' t, a6 o$ e5 p1 y0 V7 a
2.封装外形尺寸小,寄生参数减小,适合高频应用。以0.5mm焊区中心距、208根I/O引脚QFP封装的CPU为例,如果外形尺寸为28mm×28mm,芯片尺寸为10mm×10mm,则芯片面积/封装面积=(10×10)/(28×28)=1:7.8,由此可见QFP封装比DIP封装的尺寸大大减小。/ U. c% s+ [5 e/ k6 y m
3.封装CPU操作方便、可靠性高。' s1 v; t$ G. x" [2 x* H$ r, x
QFP的缺点是:当引脚中心距小于0.65mm时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP品种。如封装的四个角带有树指缓冲垫的BQFP(见右图);带树脂保护环覆盖引脚前端的GQFP;在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP。
$ L8 @. }) H6 {# T4 o用途:QFP不仅用于微处理器(Intel公司的80386处理器就采用塑料四边引出扁平封装),门陈列等数字逻辑LSI电路,而且也用于VTR信号处理、音响信号处理等模拟LSI电路。- z# F5 O+ ^% B
四.SOP 小尺寸封装
9 l( F0 y) o- ESOP器件又称为SOIC(Small Outline Integrated Circuit),是DIP的缩小形式,引线中心距为1.27mm,材料有塑料和陶瓷两种。SOP也叫SOL和DFP。SOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等等,SOP后面的数字表示引脚数,业界往往把“P”省略,叫SO(Small Out-Line )。( ~4 V! i) i3 W& B% F n: q4 J
还派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路)等。; ~4 y1 S7 [4 I E# b" k, U
7 C1 ?6 X" F2 Z( F( P) _% z3 \ 五.PLCC 塑封有引线芯片载体
6 i' v, |& O7 F' @; i9 fPLCC(Plastic Leaded Chip Carrier),引线中心距为1.27mm,引线呈J形,向器件下方弯曲,有矩形、方形两种。
4 H% u5 Y9 K) s7 iPLCC器件特点:
6 x! O0 D# l1 Z( C q0 }* H1 c1.组装面积小,引线强度高,不易变形。6 s1 J7 s! }: F3 k
2..多根引线保证了良好的共面性,使焊点的一致性得以改善。0 }+ ]5 x( H7 [/ `/ F+ A8 {
3.因J形引线向下弯曲,检修有些不便。* i3 L$ i7 e) U- e4 ~+ Q: X P1 W
用途:现在大部分主板的BIOS都是采用的这种封装形式。: }2 _3 k1 E! L
六.LCCC 无引线陶瓷芯片载体
- P1 F m5 B* fLCCC(Leadless Ceramic Chip Carrier)其电极中心距有1.0mm、1.27mm两种。通常电极数目为18~156个。
" W* R5 k( i! P+ `8 i特点:
$ b! p: B7 X, V' g1.寄生参数小,噪声、延时特性明显改善。
( [- x1 l+ O) l5 Z' `7 K2.应力小,焊点易开裂。
& ]$ Z# ^2 F5 c 用途:用于高速,高频集成电路封装。主要用于军用电路。, Q% |2 N3 n9 v- i
七.PGA 插针网格阵列封装$ D( A3 \8 `, E
PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。, o# d4 `2 H2 p3 Y2 |
ZIF(Zero Inser tion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。
% I5 z( M; o/ F* i. e* _5 j9 HPGA封装具有以下特点:+ s% B. i) K" O$ Q0 }
1.插拔操作更方便,可靠性高。$ e/ a/ D) M% @, P. U: r/ z
2.可适应更高的频率。
) F! a; v8 U4 H 实例:Intel系列C PU中,80486和Pentium、Pentium Pro均采用这种封装形式。
( m1 z! ?, o2 }3 p- V8 ]1 c 八.BGA 球栅阵列封装
" w* R9 \- h) Z4 J5 ~随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array P ackage)封装技术。 用途:BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。
6 R! ~% g* F( M. K& {0 LBGA封装技术又可详分为五大类:
, F# y7 o( T0 S l0 o7 \8 B1.PBGA(Plasric BGA)基板:' q, p, M, n4 k) Y' J
PBGA是最普遍的BGA封装类型,其载体为普通的印制板基材,如FR—4等。硅片通过金属丝压焊方式连到载体的上表面,然后塑料模压成型。有些PBGA封装结构中带有空腔,称热增强型BGA,简称EBGA。下表面为呈部分或完全分布的共晶组份(37Pb/63Sn)的焊球阵列,焊球间距通常为1.0mm、1.27mm、1.5mm。
' J9 v, Y2 _# HPBGA有以下特点:
9 z/ e. x' z( |; A其载体与PCB材料相同,故组装过程二者的热膨胀系数TCE(Thermal Coefficient Of Expansion)几乎相同,即热匹配性良好。 5 t9 a2 { n: |" I0 a' V3 O
组装成本低。
: I" h$ o& C# B" j/ L, {" j4 a8 Y共面性较好。
7 @4 @# l! o$ H: E7 N% j5 M易批量组装。
( Y3 n7 N6 i; h9 [ _6 }电性能良好。
, u' o2 z, t- D. X Intel系列CPU中,Pentium II、I II、IV处理器均采用这种封装形式。
" M7 O9 {: G; d. ]. }2.CBGA(Ceramic BGA)基板:
* L# l* f6 _, E0 {: P$ [即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。
7 H! P' h4 ?/ y- E, X( \5 f2 c7 R硅片采用金属丝压焊方式或采用硅片线路面朝下,以倒装片方式实现与载体的互联,然后用填充物包封,起到保护作用。陶瓷载体下表面是90Pb/10Sn的共晶焊球阵列,焊球间距常为1.0mm和1.27mm。+ F ~/ m4 E' k) E7 M3 x
CBGA具有如下特点:
3 e: p# j2 s! p优良的电性能和热特性。
O6 }5 S Z2 F2 ?6 w% G密封性较好。
# Y' K q+ u# H封装可靠性高。 1 u/ n" D% ?6 L
共面性好。
! i: G9 A! r6 r9 r9 {8 E, D封装密度高。 + }9 w/ p$ E4 [- L7 X
因以陶瓷作载体,对湿气不敏感。
. ~# k* r# R( B6 r封装成本较高。 $ r" s. T. L! r$ ^
组装过程热匹配性能差,组装工艺要求较高。
, A/ F$ {5 z. l# o. r+ Z7 V Intel系列CPU中,Pentium I、II、Pentium Pro处理器均采用过这种封装形式。
7 X0 i: j- u7 d: c, I8 f3. FCBGA(FilpChipBGA)基板:硬质多层基板。
8 w. |+ f* G/ u' [1 P1 n. p. r' O4.TBGA(Tape BGA)基板:基板为带状软质的1-2层PCB电路板。
- g6 m& k- ~" g! P( w z载带球栅阵列TBGA是载带自动键合TAB(Tape Automated Bonding)技术的延伸。TBGA的载体为铜/聚酰亚胺/铜的双金属层带(载带)。载体上表面分布的铜导线起传输作用,下表面的铜层作地线。硅片与载体实现互连后,将硅片包封起到保护作用。载体上的过孔实现上下表面的导通,利用类似金属丝压焊技术在过孔焊盘上形成焊球阵列。焊球间距有1.0mm、1.27mm、1.5mm几种。# m* ?6 w! g6 f0 \6 t( w {
TBGA有以下特点:
/ a" B& h9 h% j& f% y8 o2 C% `8 ]+ H封装轻、小。$ X( |) b% o* g& P. o* H
电性能良。0 d4 d3 K$ y+ g! ^( Y- T- u
组装过程中热匹配性好。
0 A1 s9 j2 i5 N: {9 {( M潮气对其性能有影响。8 c: I3 S/ z5 S; Y: e- X, ?' ~' b
5.CDPBGA(Carity Do wn PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。
2 v& S b$ t' @8 ?6 q" o/ z综上,BGA封装具有以下特点:
9 d3 P, T" A& ^3 H+ U. E V1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。
7 L' M5 a; V8 x. V) z0 u- [5 q2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接(C4),从而可以改善电热性能。
# N1 C6 r2 u: \! b" s! |0 Q9 n3.厚度比QFP减少l/2以上,重量减轻3/4以上。% e" p' X1 d4 l/ E) w
4.寄生参数减小,信号传输延迟小,适应频率大大提高。% C2 k3 P" @- S8 t# g9 }, h
5.组装可用共面焊接,可靠性大大提高。1 J) P4 K7 {+ e
6.BGA封装仍与QFP、PGA一样,占用基板面积过大。
9 _# B" k! Q: M9 U8 r, H. d- L 九.CSP 芯片尺寸封装
5 Q) `& r! S6 N! G: O随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size P ackage)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。) a v9 ?8 {2 y8 b
CSP封装又可分为四类:& S' Y8 M, T6 i6 Y
1.Lead Frame Type(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。
0 i" X8 Z# s9 ~9 ?1 F2.Rigid Interposer Type( 硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。
3 m$ r& Q _( g: C) J4 B. z! X0 f3. Flexible Interposer Type(软质内插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。2 [! B' _5 R9 l& {2 s1 Q) o* F
4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。6 I6 {: e( J$ V" U
CSP封装具有以下特点:
8 ?& `% B; z% Q. M% m9 h- p( ~1.满足了芯片I/O引脚不断增加的需要。
1 m6 t- J5 b( D# q( P7 p% C2.芯片面积与封装面积之间的比值很小。% b8 }% D8 N3 d& M
3.极大地缩短延迟时间。
8 G9 ^0 D' u( F" O% {# ^# A( w+ e/ b CSP封装适用于脚数少的IC ,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。+ I0 H" j, D/ D: i/ s! \8 z& U
十.MCM 多芯片模型贴装5 U( S- P9 k: ^
曾有人想,当单芯片一时还达不到多种芯片的集成度时,能否将高集成度、高性能、高可靠的CSP芯片(用LSI或IC)和专用集成电路芯片(AS1C)在高密度多层互联基板上用表面安装技术(SMT)组装成为多种多样电子组件、子系统或系统。由这种想法产生出多芯片组件MCM(Multi Chip Model)。它将对现代化的计算机、自动化、通讯业等领域产生重大影响。) J8 G+ M: u4 F; B9 c
MCM的特点有:) V& K7 k1 ^2 M7 Z6 f
1.封装延迟时间缩小,易于实现组件高速化。 x1 k' f/ G8 Q H4 Y, Y0 k+ O" w
2.缩小整机/组件封装尺寸和重量。一般体积减小1/4,重量减轻1/3。
) C3 f$ g1 h- v0 G% F! k6 F3.可靠性大大提高。4 E/ p: \9 W9 _; H7 t
结语
, F/ ^7 C0 H! f" d, k0 o- f" z芯片封装的发展是适应微组装技术FPT(Fine Pitch Technology)的发展而发展。朝轻、薄、小化,高I/O数,外形尺寸小,引线或焊球间距小的方向发展。随着技术的发展,性能将进一步提高,价格将会下降。这样电子组装的新时代将来临,整机性能将明显改善。
& a) X5 \# o( P7 t. t |
|