找回密码
 注册
关于网站域名变更的通知
查看: 1123|回复: 2
打印 上一主题 下一主题

使用Ultra Librarian创建Cadence原理图与PCB封装

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-17 11:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。
以C2000处理器TMS320F28069芯片为例,本文将介绍使用该工具生成封装库的方法。
Ultra Librarian的安装与bxl文件的下载
Ultra Librarian软件可以在ti官网直接下载。在ti官网搜索TMS320F28069,在芯片主页打开质量与封装选项,页面下方可以看到bxl文件与Ultra Librarian软件的下载链接。: m/ S3 p) w* Z) Q" u6 O+ M

$ v& r. o9 s! e1 [2 K Ultra Librarian软件按照默认安装即可。
1 Z* h$ o9 Y- n  `3 V( c

7 e, ^4 @& z4 Y- N2 L TMS320F28069封装中,下载LQFP100为例。
% C# r0 b0 b, Y- u
. q+ i7 @) z; u7 v; ?) T/ l
使用Ultra Librarian生成Cadence原理图与PCB封装
Ultra Librarian可以直接打开bxl文件,其中左侧为PCB封装预览,右侧为原理图封装预览(上面还有一个3D封装,我不知道是哪里来的…)。
* B" J0 u9 K' V

' `  C: I+ m) G0 G Ultra Librarian软件设置如下:其中勾选Cadence allegro选项,注意选择自己的Cadence软件版本,本文以16.6版本为例。该选项对应PCB封装;同时勾选Cadence Allegro Capture选项,该选项对应原理图封装。
7 K9 M- a2 I" R1 F9 A, E) f/ |- \7 d
+ g8 W! z# o' t6 a) {8 R, ^
 点击Step 3. Export to Selected Tools生成封装。PCB封装生成过程中,需要调用Allegro软件。处理过程可能比较长,请耐心等待。
; i) y7 x/ ^$ y, O+ }
* _4 M% z4 K" X; J8 _9 n* d
PCB封装的处理以及加入3D模型
封装生成之后,可以打开Ultra Librarian输出文件夹(UltraLibrarian\Library\Exported\Allegro)中对应时间生成的文件,其中.dra .psm .pad文件均为必须文件,其中pz100代表中等密度封装,pz100-l代表高密度封装,pz100-m代表低密度封装。此时可以用Allegro软件打开dra文件查看具体封装。: m0 V# z9 _6 U- y+ u0 @
% W' S6 w- B8 ^+ i3 R
 为了便于整理,可以将上述文件复制到自己的封装库文件夹中,本文中将其复制到C:\Cadence\mypcblib目录下。
( I, o& ?2 @- V' q! x1 \
8 g3 @0 t. X+ E0 m: i
 为了使得PCB封装更接近于实际效果,可以下载其3D外形加入到封装中。这里推荐到3D ContentCentral下载3D封装。
* b9 C- F- a; c% j 搜索LQFP100,选择合适的器件。
+ X; O- }" |2 [6 }2 {/ }

; d3 E* a! q  y* t' K. g 打开器件页面,选择STEP文件下载并保存在3D封装文件夹中,本文对应为C:\Cadence\step。1 a/ x& a/ i; k' Y
& ?! U% W& `, \9 U
 打开Allegro软件,添加steppath路径。
# I  a/ Y5 h/ f
0 U; g0 g6 H8 ^/ d
 打开pz100封装,选择setup-Step Packaging Mapping,选择LQFP100并进行方向位置的微调,点击Save进行保存并退出。此时,如果Allegro调用该PCB封装,则会自动加载其3D模型。
8 K* ~5 P8 _+ J8 u0 I

4 u" I3 G' o; X7 K( M; _
原理图封装的处理
Ultra Librarian生成的封装需要经过Cadence导入方可使用。打开Cadence Capture软件,选择file-Import Design,打开UltraLibrarian\Library\Exported\orcad路径下对应的edf cfg文件,如图所示。
6 \2 S3 A& V* E( b6 ]; G0 l& X9 q
% B" Q' I9 f) z) q4 m  l
 生成完毕后,文件夹内会出现OLB,即为原理图库文件。为了方便起见,可以将库里的元器件复制到自建库中,同时指定PCB封装为pz100。
新建工程进行测试
6 }3 q$ ^/ A' v, F6 t
新建一个工程进行原理图与PCB封装测试。+ u) d2 Q; U' _# z3 ~& A

8 H4 E8 {/ b: u5 d) [2 \8 z0 A0 K% ^ 原理图中仅仅放置F28069,然后生成网络表并用Allegro软件打开。8 y! m2 a. [3 W' e" e

' i; o  ]2 M& ]4 Y此时可以在Allegro软件中对该器件进行放置,选择3D方式进行查看,可以看到器件的3D效果。
# F5 }8 b% ]% j: E& g2 ^; H4 G! F& m
6 L; W8 _& O+ u: [

; o; G' K  I2 B; r* |+ k
  • TA的每日心情

    2019-11-19 15:55
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-4-17 14:20 | 只看该作者
    元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 16:06 , Processed in 0.171875 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表