找回密码
 注册
查看: 2804|回复: 13
打印 上一主题 下一主题

CPU缓存介绍!(转贴)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2007-10-22 12:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
说到CPU,不得不说的就是CPU缓存,目前CPU的缓存已经成了衡量CPU性能的一个必要指标,那么CPU缓存到底对CPU性能的影响有多大呢?  @" c, |: W2 {8 j0 {* z
  我们知道,CPU执行指令时,会将执行结果放在一个叫“寄存器”的元件中,由于“寄存器”集成在CPU内部,与ALU等构成CPU的重要元件,因此寄存器中的指令很快被CPU所访问,但毕竟寄存器的容量太小,CPU所需的大量指令和数据还在内存(RAM)当中,所以CPU为了完成指令操作,需要频繁地向内存发送接收指令、数据。: E( q! }( ~2 M
  由于内存的处理速度远远低于CPU,所以传统的系统瓶颈在这里就产生了,CPU在处理指令时往往花费很多时间在等待内存做准备工作。
9 S% y* ~$ c* j) e' g9 ~  为了解决这个问题,人们在CPU内部集成了一个比内存快许多的“Cache”,这就是最早的“高速缓存”。3 J" B( v- m$ ~) k& R
  L1高速缓存是与CPU完全同步运行的存储器,也就是我们常说的一级缓存,如果CPU需要的数据和指令已经在高速缓存中了,那么CPU不必等待,直接就可以从一级缓存(L1)中取得数据,如果数据不在L1中,CPU再从二级缓存(L2)中提取数据,大大提高了系统的工作效率。
2 G; i; A: Z, r1 G3 H  o# |4 Q趣谈CPU缓存工作原理, t1 J: b; @% f0 n# ]! }) [& k- ^
没有CPU缓存前
5 L+ n5 ^1 `, f& k3 Q  我们可以形象地把CPU的运算单元想象成是一间坐落在城市中心的工厂,把内存看成是工厂设置在郊区的一间面积很大的仓库A。# T2 i7 o2 @5 [1 f- n2 `
                         7 r. u# U8 g3 M" _$ E8 K, y: A% x& ~
% ?% R2 u4 u* {- D( M! O( N
工厂生产所需要的原材料每次都要花时间去远处的仓库A调运,而且到达仓库后,还要等待仓库准备好材料,中间浪费了不少时间。这就是CPU频率未变的情况下,CPU与内存的数据交换不同步的现象。% J& I7 X+ E7 X8 k0 b) n, p
  而突然有一天,由于资金短缺,仓库A从近郊区“搬到”了远郊区,这样原料和成品在工厂与仓库A之间的运输所花费的时间就更长了,工厂生产所需的原料供应不足,经常处于空运转的状态下。这就是说当CPU频率增加后,CPU与内存交换数据等待需时间会变得更长。
! e: n4 K& z" X# \$ M' P" |: |增加L1 Cache8 V9 n4 s% [2 L
  要解决CPU与内存交换数据不同步这个系统瓶颈问题,其中一个办法是在靠近工厂的市区设置一个小型的仓库B(L1 Cache)。
& ^) m1 y/ L9 l: y                         ' n' l+ ^9 f* Z

% V5 [$ i/ P) i* N2 H/ |* s  X$ j平时把生产最迫切需要、用得最多的原材料(指令和数据)从仓库A(内存)调配到仓库B(L1 Cache),这样工厂生产所需要的原材料就可以很快地调配过来,减少空运转的时间。当所需的原材料在仓库B中找不到(缓存未命中)时,仍然要到仓库A(内存)里调配,虽然无可避免地使工厂又进入空运转,或部分空运转(CPU等待若干个时钟周期),但这样毕竟使等待时间大大降低了。
0 k2 C7 ]. L- Q/ O: r+ o. N0 f小知识:缓存有一个“预读”功能,也就是可以通过一定的算法,猜测接下来所要的数据,并预先取入缓存。, V8 {3 n1 A1 b; a# J
再添L2 Cache
2 t1 J4 G8 c% S/ a  ^  随着CPU的频率提高,与内存之间交换数据不同步的现象更明显了,可以理解为仓库A(内存)搬离郊区,迁到更远的地方了。解决这一问题的一个更好的办法就是在城市的边缘再设立一个比仓库B大的仓库C,也就是我们说的二级缓存。
  P: g4 q: B. n! u5 Y' J                         . ^0 ]" E5 s& |/ Z/ E- X7 w
它的作用是把郊区之外的仓库A(内存)中最迫切用的材料(指令)运到仓库C,而工厂如果在仓库B中找不到所需的材料,就可以到仓库C中找,而不必老远跑到仓库A那里找,节省了不少时间。! Z# B+ Y; X, Q  O+ R
  通常情况下,L2包括L1所有的数据,另外还有一些附加的数据。换言之,L1与L2、L2与内存之间是子母关系,所以CPU缓存的出现更有效地解决了CPU空等待所造成的资源浪费问题。
1 k7 h. n% u" A% XCPU缓存越大越好?/ A" O) M  g7 T# x  Q' \' n
  当然,CPU缓存并不是越大越好,因为缓存采用的是速度快、价格昂贵的静态RAM(SRAM),由于每个SRAM内存单元都是由4~6个晶体管构成,增加缓存会带来CPU集成晶体管个数大增,发热量也随之增大,给设计制造带来很大的难度。所以就算缓存容量做得很大,但如果设计不合理会造成缓存的延时,CPU的性能也未必得到提高。

评分

参与人数 1贡献 +10 收起 理由
numbdemon + 10

查看全部评分

该用户从未签到

2#
发表于 2007-10-22 17:07 | 只看该作者
好图啊,通俗易懂
wing 该用户已被删除
3#
发表于 2007-11-10 13:02 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

4#
发表于 2007-11-13 21:05 | 只看该作者
讲的太好了!表扬一下!!!

该用户从未签到

5#
发表于 2008-1-9 16:24 | 只看该作者
好,赞一个!!!!!!

该用户从未签到

6#
发表于 2008-1-14 21:51 | 只看该作者
图文并茂,非常不错
  • TA的每日心情
    开心
    2024-6-17 15:02
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
    发表于 2008-2-27 17:34 | 只看该作者
    不错,通俗易懂啊~

    该用户从未签到

    8#
    发表于 2008-8-7 14:10 | 只看该作者
    顶一个

    该用户从未签到

    9#
    发表于 2008-8-7 17:06 | 只看该作者
    Thanks

    该用户从未签到

    10#
    发表于 2008-8-8 11:47 | 只看该作者
    不错不错,比较好理解

    该用户从未签到

    11#
    发表于 2008-8-11 11:13 | 只看该作者
    这个比喻非常不错!形象生动,令人过目不忘!: D# n' N/ w$ s2 S3 s. R3 W
    当年我的老师也是这样跟我们讲解这个对于我们来说还很陌生的问题的!' Y. J. k2 Z: ^5 ^" Z( d  U
    所以至今印象深刻!

    该用户从未签到

    12#
    发表于 2008-8-20 08:45 | 只看该作者
    通俗易懂,多谢了!

    该用户从未签到

    13#
    发表于 2008-8-20 09:28 | 只看该作者
    不错!!

    该用户从未签到

    14#
    发表于 2009-8-7 22:23 | 只看该作者
    很好顶一个
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-2 14:48 , Processed in 0.093750 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表