找回密码
 注册
查看: 347|回复: 1
打印 上一主题 下一主题

电路板可靠性测试,求教懂的人们

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-10 10:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我设计出的一块12层PCB板(用的cadence),里面主要在器件有:xilinx的K7系列FPGA(325T),DSP6678,3*ddr3电源转换芯片千兆网芯片(含接插件),LVDS芯片(含接插件)。现在状态是PCB板基本功能都已测试都过。现在公司让小弟做PCB板硬件可靠性方面的工作(证明电路板可靠度,如果不可靠的话找到薄弱环节).现在电路板的数量不多(3-5块),大批量做可靠性实验不太现实。小弟应该怎么在有限的公司资源下,得出精度尽可能准确的可靠度呢?求教,指条明路也行。
7 f( Z- M+ U: @, P我目前的想法不太靠谱,不过也提出来让大家指正:( M) l  P* M* r7 ?
一.充分利用cadence的PCB仿真功能,再加上PCB所用核心芯片PDF手册的可靠性参数计算出可靠度。(难点是PCB仿真功能我都不会)' W/ v. a# O* l0 x! ~0 D
二。做实验,诸如高低温实验,冲击振动试验,(难点是不清楚该做什么种类什么强度什么时长的实验,以及这样的实验能够证明什么样的问题)+ K, f( O/ L6 y) A; T

该用户从未签到

2#
发表于 2020-4-10 13:35 | 只看该作者
好厉害!                           
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-1 14:59 , Processed in 0.078125 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表