TA的每日心情 | 开心 2021-2-2 15:32 |
---|
签到天数: 3 天 [LV.2]偶尔看看I
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 夏雨初晴 于 2020-4-6 20:20 编辑 : r5 s* i+ [- J3 Q
. k5 ~# i$ E9 N4 d$ e
cadence SPB allegro and orcad v17.40.005-2019 Hotfix Only x64三分卷下载地址:# v; c4 W5 w1 }2 p
@3 i) d6 F$ B9 g4 h. k
3 d3 U/ P2 V# g4 I4 |0 Y1 t
固定CCR:SPB 17.4 HF005
, }7 S$ b+ |, F, _0 k3 l+ W04-3-2020
$ G" \3 ^# \& M& I* ?- H; g$ P+ a9 |====================================== ==================================================== ==================================================== =============
, ^" x4 i; n; b0 w0 V# c; q PCCRID产品ProductLevel2标题4 g& N0 _8 @% p( R8 N
================================= ==================================================== ==================================================== ====================
0 C" r0 p6 R8 R! R2193202 ADW DBEDITOR运行“创建和验证原理图”时出错。- Z' {: U) w' S/ B4 o5 e" r
2201904 ADW DBEDITOR Sizable和HAS_FIXED_SIZE符号无法完成步骤“创建和验证测试原理图”
- }+ h' d0 G8 M7 j1 q. B T2203005 ALLEGRO_EDITOR ARTWORK机械销埋在Shape中,不输出焊盘形状。' `+ Z& E- Y9 x
2228644 ALLEGRO_EDITOR CROSS_SECTION'快速报告'-'横截面报告'导致PCB编辑器崩溃
9 J3 j$ q! K. x2115596 ALLEGRO_EDITOR DATABASE未使用的焊盘抑制功能使用Net_short属性删除了连接到形状的引脚 L1 A# k3 s- i+ Z+ n5 E" y
2162464 ALLEGRO_EDITOR DATABASE如果在内部放置过孔,则抑制焊盘无法工作层
& P, e9 G# o4 ~5 h0 L$ u [2210267 ALLEGRO_EDITOR DATABASE抑制未连接的焊盘,并且当放置在通孔焊盘上时,相同的网距不能正常工作
9 w# K; r3 e% p( u' q$ w2208277 ALLEGRO_EDITOR INTERACTIV输出符号引脚报告无法在嵌入式HTML查看器中快速显示
& O9 J/ b7 Z' C2211906 ALLEGRO_EDITOR INTERACTIV将组移动到特定区域会导致PCB编辑器停止响应( H- f- ~. L, {2 V7 E3 V
2197277 ALLEGRO_EDITOR IN_DESIGN_ANA无法完成串扰模拟3 B4 }6 }; z, v) _) z. a
2200834 ALLEGRO_EDITOR MANUFACT Variant命令创建了不正确的装配图/ o S U0 y" _1 S
2213081 ALLEGRO_EDITOR PLACEMENT在不同设备之间执行的函数交换6 O" \$ t) K* [( N7 q
2116353 ALLEGRO_EDITOR skill添加有关axlDBTextBlockCreate()文档参数的更多详细信息
8 {+ `* m2 l* I, p% J# Y+ g2222748 ALLEGRO_EDEORFORESORPTOREPORING软件包% R) V( J7 G$ \! w! ~6 H
开始221 487 .dxf会将棋盘文件的位置更改为DXF导入的位置。) T! A+ e& T% S% @8 G
2222610 ALLEGRO_EDITOR UI_FORMS'new_filedialog_disable'变量在2019年4月17日发行的HotFix 002中可用,但在HotFix 003中
8 q. Y W7 X0 u# `8 [+ z不可用2225939 ALLEGRO_EDITOR UI_FORMS为中文定制时,表格显示乱码。 K9 {- V, w4 t+ Q
2227452 ALLEGRO_EDITOR UI_FORMS网格形式的Tab键行为:不跳过只读字段
. A, }; x& r! R2227470 ALLEGRO_EDITOR UI_FORMS网格形式的下拉行为:需要单击两次才能打开: w& u1 [% @! ]; c' d
2217707 ALLEGRO_EDITOR UI_GENERAL版本17.4-2019:无法扩展字符-+ f+ L( I/ z1 p6 w4 t/ n% y3 Z
带重音符号E 2220484 ALLEGRO_EDITOR UI_GENERAL+ {5 t/ S) v4 Q$ Y6 E
版本17.4-2019中的引脚的网络名称未正确显示
& D* Y$ f, \3 q7 v! \2228023 ALLEGRO_EDITOR UI_GENER导出现有库版本17.4-2019中的编辑器
, V1 `4 B( A& Y* E9 w% b2233006 ALLEGRO_EDITOR UI_GENERAL出口库和浏览目标目录文件夹中选择时不要关闭对话框1 D: C. {6 Q: G2 U1 s9 M1 J1 H, S
2229727 ALLEGRO_EDITOR VALOR出口ODB ++失败,因为 Extracta错误9 a! p3 y [; k' ~) R! d
运行ODB当2230312 ALLEGRO_EDITOR VALOR Extracta许可证错误从OrCAD电路板设计的产品++/ \8 L) Z4 C. q+ X P; l
与OrCAD的生产力工具箱2230579 ALLEGRO_PROD_TOOLB其它问题不在菜单
6 U- T6 a% g+ s7 ^! M0 V2138418 APD SHAPE中显示LabelTune 时,使用Shape> Manual Void> Polygon
0 G" H" T. p8 b9 P! j3 @% g2006587 APD SKILL 手动排空形状会崩溃使用SKILL将RKO组分配给形状会显示drc更新错误3 j- J: R+ O4 U) z# m5 w* e
2193918 CAPTURE DRC使用Tcl命令批量运行DRC
( }) v, M' x7 o1 X7 m2204357 CAPTURE GENERAL Update发布版本17.4-2019中的属性非常慢
3 G9 Y9 p. o: }: V( I T) k0 A& r+ `0 b2225153捕获通用版本17.4-2019:OrCAD Capture在选择更新属性时停止响应2 ?8 i0 m. A3 u$ J" h" }
2225139 CAPTURE ONLINEDRC创建网络组崩溃OrCAD Capture在17.4-2019版本中& n% n1 C3 n2 ^7 X: \% X# J K, P- B
2197733捕获其他Pspice组件搜索窗口中的“放置零件”弹出选项不起作用
2 g, L& a3 z! K0 ]+ A8 o3 L2208656捕获其他Capture CIS不在风险设计创作套件中8 b- Q: Q8 R: a7 c# e( O. A
2222491 CAPPCBFLOW Design Sync,从电路板到原理图,未在Constraint Manager
; x9 P! k1 F$ W S) e2203234 CIS PART_MANAGER版本17.4-2019中创建层:在“更新零件”窗口中单击时,OrCAD Capture CIS会覆盖零件管理器窗口
2 }4 c5 x# V' f" O6 z2203678 CIS PART_MANAGER零件管理器窗口移至第二台监视器时,Capture崩溃( h# k" v* m% F* l& P' {
在发布17.4-2019,HotFix 003中缺少2222665 CM HIERARCHY patchData / isr.txt,HotFix 003
8 o3 Q1 r, H4 I# j6 N2046129 concept_HDL CORE在属性对话框中分配的硬位置返回到更改命令中的软位置
( R! L, C) N6 ^2 B2205522 CONCEPT_HDL CORE无法删除孤立的NetGroups / PortGroups; o* {6 |7 M5 M- ?
2214271 CONCEPT PIN打包程序运行后
+ R/ x6 m- ^8 i; O2215442 CONCEPT_HDL CORE信号未在全局导航窗口中显示* l( V- r( d: V: _" c6 K
2218220 CONCEPT_HDL CORE添加网络名称
$ f& |6 K3 ~; ^) ~4 C: o6 Z8 q' r2218931 CONCEPT_HDL CORE 时,Allegro设计条目HDL崩溃无法删除孤立的NetGroups
3 ?0 _5 {! I: d2 c! v) k8 D+ G2224055 CONCEPT_HDL CORE出现孤立的ConstGroups。7 |7 K0 s- P: w9 r+ J+ I
2195946 CONSTRAINT_MGR UI_FORMS在CM中放大字体大小时,列不会自动调整8 D6 m; E7 c' l$ M6 G1 d
2233974 CONSTRAINT_MGR UI_FORMS版本17.4-2019中的约束管理器中用于清除值的单元格选择方法已更改+ \+ u; O4 ?0 w! u& S+ M
单击模板文件“自定义”按钮或更改输出文件时,生成的1717104 F2B BOM物料清单生成失败
, A+ [# l4 W R( f. }! p2221737 FLOWS PROJMGR Project Manager显示许可错误弹出窗口选择Allegro PCB Designer(布局)许可证时。$ G- L) t, D% ~1 M4 j
2223898 FLOWS PROJMGR使用Allegro PCB Designer许可证时Project Manager中的许可错误
. ~9 l0 P5 |, J+ T7 g2235087 MODEL_INTEGRITY GUI无法在17.4-2019版中的Model Integrity编辑器中打开.ibs模型
4 q6 O1 U. X9 H( Q3 o2223080 PULSE SERVER 17.4-2019版,HotFix 003:零件信息管理器错误(SPDWUB-6 )用于启用SSL的服务器配置
: ]7 V& s5 z ^& I- f2206655 SIP_LAYOUT DIE_ABSTRACT_模具摘要库管理器选项必须更新以适应覆盖) `# T* c& B- p
1954925 SIP_LAYOUT SHAPE动态形状的意外自动* d2 W6 ]4 Y& s; o
回避:变形的弧形1976970 SIP_LAYOUT SHAPE形状无效的不规则缺口0 e( g0 _4 x3 q
2218538 SYSTEM_CAPTURE处于关闭状态:如果没有手动输入任何单位,则列默认
6 D# O U3 O7 ~7 S& X& p值为2153198 SYSTEM_CAPTURE FORMAT_OBJECT con ::命令应覆盖为对象设置的任何默认值。4 q+ _9 _) h1 R. m, q* G! m
2227735 SYSTEM_CAPTURE其他对于某些信号名称,即使所有字体的字体类型和大小均相同,文本大小也较大+ i0 S* R9 H' S2 J' z' J0 o
|
|