TA的每日心情 | 开心 2021-2-2 15:32 |
|---|
签到天数: 3 天 [LV.2]偶尔看看I
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 夏雨初晴 于 2020-4-6 20:20 编辑 9 w) v! G' B4 T4 t5 R5 e# Z! ?9 F
$ n" B. R! O2 h- B: ~cadence SPB allegro and orcad v17.40.005-2019 Hotfix Only x64三分卷下载地址:0 ^3 s F: c! ~; W
* u# U q& f7 y8 k5 z4 Z( m& J+ Y" ~0 Y2 `3 ^
固定CCR:SPB 17.4 HF005
& _/ W! L- @' e! {04-3-20209 B' `: g3 r6 j/ M- Q$ G$ `9 R
====================================== ==================================================== ==================================================== =============3 M+ ^- D5 w& `8 k# L. _! R9 Y& J
CCRID产品ProductLevel2标题
9 ?+ k& j" O( X0 `% I$ B================================= ==================================================== ==================================================== ====================
4 Z8 I( M L. O4 H4 `* ?2 e5 F3 R, v& ^2193202 ADW DBEDITOR运行“创建和验证原理图”时出错。
, _+ f. u+ R% n2 t5 z2201904 ADW DBEDITOR Sizable和HAS_FIXED_SIZE符号无法完成步骤“创建和验证测试原理图”
* r8 |; k1 l' d7 ~, u( }' ?2203005 ALLEGRO_EDITOR ARTWORK机械销埋在Shape中,不输出焊盘形状。7 f% e* X: o8 ^
2228644 ALLEGRO_EDITOR CROSS_SECTION'快速报告'-'横截面报告'导致PCB编辑器崩溃( C" A& t5 y: v: ?0 y
2115596 ALLEGRO_EDITOR DATABASE未使用的焊盘抑制功能使用Net_short属性删除了连接到形状的引脚
- a, v* b; T5 Q5 P, c$ z' `2162464 ALLEGRO_EDITOR DATABASE如果在内部放置过孔,则抑制焊盘无法工作层
Y' y+ B$ ^5 [1 f2210267 ALLEGRO_EDITOR DATABASE抑制未连接的焊盘,并且当放置在通孔焊盘上时,相同的网距不能正常工作! w7 Q& W* M9 x9 Z+ a+ ~5 r+ B
2208277 ALLEGRO_EDITOR INTERACTIV输出符号引脚报告无法在嵌入式HTML查看器中快速显示) k; i) ], T" Q. |+ |, B- y7 P0 }
2211906 ALLEGRO_EDITOR INTERACTIV将组移动到特定区域会导致PCB编辑器停止响应
5 Z \5 d, D( ^9 n4 n9 p( z& M6 ?2197277 ALLEGRO_EDITOR IN_DESIGN_ANA无法完成串扰模拟
, Z2 n- Q5 H7 Y D' r2200834 ALLEGRO_EDITOR MANUFACT Variant命令创建了不正确的装配图6 m7 U: t& o7 e& [" s8 z- D4 A6 H
2213081 ALLEGRO_EDITOR PLACEMENT在不同设备之间执行的函数交换
+ H) a2 D- f4 z N( L4 }2116353 ALLEGRO_EDITOR skill添加有关axlDBTextBlockCreate()文档参数的更多详细信息3 y6 j9 a- k) f& F* l, {: @
2222748 ALLEGRO_EDEORFORESORPTOREPORING软件包3 V" D' Y) C: p, N/ _5 |
开始221 487 .dxf会将棋盘文件的位置更改为DXF导入的位置。
9 ?: Z7 T$ P, z; v0 d2 T/ u2222610 ALLEGRO_EDITOR UI_FORMS'new_filedialog_disable'变量在2019年4月17日发行的HotFix 002中可用,但在HotFix 003中
, i+ I9 X5 {" D6 @! _% r1 g2 V不可用2225939 ALLEGRO_EDITOR UI_FORMS为中文定制时,表格显示乱码。) {; B# T0 r V
2227452 ALLEGRO_EDITOR UI_FORMS网格形式的Tab键行为:不跳过只读字段' V( H7 H n. v9 Q G+ E
2227470 ALLEGRO_EDITOR UI_FORMS网格形式的下拉行为:需要单击两次才能打开' }* A) d7 W% s) ~: F
2217707 ALLEGRO_EDITOR UI_GENERAL版本17.4-2019:无法扩展字符-" a* v8 q) N5 {3 x q9 D3 e1 C
带重音符号E 2220484 ALLEGRO_EDITOR UI_GENERAL/ J7 m4 w/ c: W
版本17.4-2019中的引脚的网络名称未正确显示3 o. S% q; R" q- y" g
2228023 ALLEGRO_EDITOR UI_GENER导出现有库版本17.4-2019中的编辑器
3 h$ i. y+ Z h) \* z% H2233006 ALLEGRO_EDITOR UI_GENERAL出口库和浏览目标目录文件夹中选择时不要关闭对话框" w2 a, y1 r$ h, k( l( R4 c
2229727 ALLEGRO_EDITOR VALOR出口ODB ++失败,因为 Extracta错误
/ g3 u" w. L2 a p% O6 v运行ODB当2230312 ALLEGRO_EDITOR VALOR Extracta许可证错误从OrCAD电路板设计的产品++8 C, \3 W1 J" p1 F6 x: p& E
与OrCAD的生产力工具箱2230579 ALLEGRO_PROD_TOOLB其它问题不在菜单
& r6 O6 R! {+ n7 P! W2138418 APD SHAPE中显示LabelTune 时,使用Shape> Manual Void> Polygon/ L2 L( O; K- P5 ?9 {# X
2006587 APD SKILL 手动排空形状会崩溃使用SKILL将RKO组分配给形状会显示drc更新错误
7 G9 q( a& e4 c/ m h2193918 CAPTURE DRC使用Tcl命令批量运行DRC' h; S/ s$ ?& _
2204357 CAPTURE GENERAL Update发布版本17.4-2019中的属性非常慢9 ~0 c! c0 ?2 }; Q: o9 k
2225153捕获通用版本17.4-2019:OrCAD Capture在选择更新属性时停止响应
( @2 {6 K5 ]& D; t2 i' I- ^2225139 CAPTURE ONLINEDRC创建网络组崩溃OrCAD Capture在17.4-2019版本中! |) f% ?& j/ Z# D5 v; g7 p. A
2197733捕获其他Pspice组件搜索窗口中的“放置零件”弹出选项不起作用
: A) \, C. L$ f0 Z% O/ B( X2208656捕获其他Capture CIS不在风险设计创作套件中
8 Z3 Q3 @8 g/ d( h3 s: T2222491 CAPPCBFLOW Design Sync,从电路板到原理图,未在Constraint Manager: X; S8 p+ A+ b0 A' B7 q) Q
2203234 CIS PART_MANAGER版本17.4-2019中创建层:在“更新零件”窗口中单击时,OrCAD Capture CIS会覆盖零件管理器窗口
D: |1 u, `5 v2203678 CIS PART_MANAGER零件管理器窗口移至第二台监视器时,Capture崩溃
p' m* x2 V& _* h5 l8 B在发布17.4-2019,HotFix 003中缺少2222665 CM HIERARCHY patchData / isr.txt,HotFix 0030 _% u5 [8 c+ d& D5 T
2046129 concept_HDL CORE在属性对话框中分配的硬位置返回到更改命令中的软位置
# H% H9 \" J- b V! b+ e* D0 g7 D2205522 CONCEPT_HDL CORE无法删除孤立的NetGroups / PortGroups5 a a" Z4 ?* [4 h
2214271 CONCEPT PIN打包程序运行后$ N3 K8 Q7 O. C2 D
2215442 CONCEPT_HDL CORE信号未在全局导航窗口中显示1 _0 ~, r* u; X& }! Z$ ~5 x
2218220 CONCEPT_HDL CORE添加网络名称
* }' x* f4 u; I! c4 T; P2218931 CONCEPT_HDL CORE 时,Allegro设计条目HDL崩溃无法删除孤立的NetGroups8 ?% J F- f* ^* a) U. @
2224055 CONCEPT_HDL CORE出现孤立的ConstGroups。/ e# W( a! q8 [
2195946 CONSTRAINT_MGR UI_FORMS在CM中放大字体大小时,列不会自动调整. Q/ r& p- h( N) W3 D L
2233974 CONSTRAINT_MGR UI_FORMS版本17.4-2019中的约束管理器中用于清除值的单元格选择方法已更改
2 v* u1 S% ^0 v& k+ [1 H7 b! w: t单击模板文件“自定义”按钮或更改输出文件时,生成的1717104 F2B BOM物料清单生成失败) e! p4 c, s3 S/ d- i" M7 Y6 _ c
2221737 FLOWS PROJMGR Project Manager显示许可错误弹出窗口选择Allegro PCB Designer(布局)许可证时。
O, E- [- [6 T# g+ _& ?2223898 FLOWS PROJMGR使用Allegro PCB Designer许可证时Project Manager中的许可错误- |. G9 e3 V* n* I
2235087 MODEL_INTEGRITY GUI无法在17.4-2019版中的Model Integrity编辑器中打开.ibs模型
9 j5 u" U8 v- s0 C" @2223080 PULSE SERVER 17.4-2019版,HotFix 003:零件信息管理器错误(SPDWUB-6 )用于启用SSL的服务器配置
; v, h" [' ]: {: V$ s2206655 SIP_LAYOUT DIE_ABSTRACT_模具摘要库管理器选项必须更新以适应覆盖
# q, k" N* T: {4 \3 u1954925 SIP_LAYOUT SHAPE动态形状的意外自动
. u* o$ s& e3 R4 {) K5 X回避:变形的弧形1976970 SIP_LAYOUT SHAPE形状无效的不规则缺口
' R. X& L5 V* u, ]2 `) O* I2218538 SYSTEM_CAPTURE处于关闭状态:如果没有手动输入任何单位,则列默认- e( s1 f8 m3 S" d1 A/ M
值为2153198 SYSTEM_CAPTURE FORMAT_OBJECT con ::命令应覆盖为对象设置的任何默认值。
; W5 E. D2 _( q9 _: P8 _2227735 SYSTEM_CAPTURE其他对于某些信号名称,即使所有字体的字体类型和大小均相同,文本大小也较大! @: k! H1 k3 d2 d* F4 v! w) n
|
|