|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录7 w% B# D) `( @! N Q2 F4 y
1. 绪论
3 |* h; s% C. ~2 ?- d+ A 1.1 问题的提出
! ]8 s9 L9 p6 v y! z! ? 1.2 国内外研究现状及动态8 B5 l) F% H1 U% S% s; e% j! h
1.3 本书主要内容% }8 J% Z/ g5 O+ R
2. 高速信号完整性的基本理论
! s% x0 y. b# G* { 2.1 基本电磁理论
% `) o* L' B) u+ R; A; q9 V5 _ 2.2 高速电路的基本知识
; L$ G9 q8 o1 p0 M 2.3 信号完整性的基本概念* L! J9 r& ~4 \! ~" D
3 高速逻辑电路分析8 P/ V# ^# \; w) l8 S' l
3.1 高速TTL电路9 p& @5 j, ~2 l8 ?( T. L
3.2 高速CMOS电路
1 M- n" m u: D! o7 f) O 3.3 ECL逻辑电路
! U' n" x7 \7 {! y! q0 R 3.4 LVDS器件与电路
# E/ @" S; W: c( H( r# @! X; }0 L' r 3.5 高速逻辑电路使用规则
6 q# {% }- z) O. W2 K 4 高速信号的反射分析9 l+ M9 d9 O9 H
4.1 信号反射的机理" f' `0 a _; g: X# U2 u: M5 w
4.2 产生反射现象的因素
6 C. s2 C3 i- l* d9 L h 4.3 抑制反射的一般方法8 a1 J* w3 k; N$ {2 }7 B' K
5 高速信号的串扰分析
% |& H) }7 M6 R 5.1 串扰产生的机理/ E! y8 O/ p3 P7 U$ z# j
5.2 影响串扰的因素
5 s: b: w/ Y# A! k- g, E3 r; I, ^ 5.3 高速信号的串扰分析
. i% j7 E# T/ S 5.4 串扰的仿真分析
) q2 } v ^& | 6 高速信号的开关噪声分析
# \! _ M& K5 C( K8 ~8 Z0 h 6.1 同步开关噪声的概念* r, s4 I M) y8 Z& t/ h
6.2 同步开关噪声分析( M# J8 ~- O# r5 U# s7 b- v
6.3 降噪电路的设计; D* w3 U" i4 }. u7 O( c, J
]% B) {. Z% G+ u 6.4 降低开关噪声的措施, b c" e# {' t4 Q* `: P
3 S0 E! C' c ^ |
|