找回密码
 注册
关于网站域名变更的通知
查看: 347|回复: 1
打印 上一主题 下一主题

上拉电阻和下拉电阻的选型和计算

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-24 10:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
常见各类技术资料上,有些技术规范写道“无用的管脚不允许悬空状态,必须接上拉或下拉电阻以提供确定的工作状态”。2 |2 y2 y$ h( ]8 |; F& Z" M8 k
这个提法基本是对的,但也不全对。下面详细加以说明。
- {" z0 @& d$ i6 w* _9 s
7 c$ J6 K! U. p4 Y3 w, t1 P管脚上拉下拉电阻设计出发点有两个:
- m+ V) o! @/ `) w' r/ \一个是在正常工作或单一故障状态下,管脚均不应出现不定状态,如接头脱落后导致的管脚悬空;
6 b4 J3 R' a. Y1 z4 v6 }1 A4 j二是从功耗的角度考虑,就是在长时间的管脚等待状态下,管脚端口的电阻上不应消耗太多电流,尤其是对电池供电设备。
6 }' j( Z  ~5 |9 D1 o/ b
8 j9 R) {; N$ [7 A! h. a! \从抗扰的角度,信号端口优选上拉电阻。上拉电阻时,在待机状态下,源端输入常为高阻态,如果没有上拉电阻或下拉电阻,输入导线呈现天线效应,一旦管脚受到辐射干扰,管脚输入状态极容易被感应发生变化。所以,这个电阻是肯定要加的。下一个问题就是加上拉还是下拉。: E5 J" }; V8 ?' `
如果加了下拉,在平常状态下,输入表现为低电平,但辐射干扰进来后,会通过下拉电阻泻放到地,就会发生从Low—High的一个跳变,产生误触发。相当于一个乞丐,你给了他10万元,他的生活方式就会从穷人到富人发生一个改变。
3 ]  H1 d1 g. a* a' ]9 h但如果加了上拉电阻,在平常状态下,输入表现为高电平,辐射干扰进来后,如果低也没关系,上拉电阻会将输入端钳位在高电平,如果辐射干扰强,超过了Vcc的电平,导线上的高电平干扰会通过上拉电阻泻放到Vcc上去,无论怎样干扰,都只会发生High—Higher的变化,不会产生误触发。相当于人家本来是一个富豪,你给了他10万元,他的生活方式不会发生任何的改变。
3 G$ f/ e, F2 ^    图1和图2是干扰状态下的电平示意图。图2中的低电平由VL变为VL+ΔV时,产生了从低电平到高电平的跳变,有可能使后级电路误动作的风险。4 ~. b) J1 B9 X3 l
    下一个问题就是,确定了用上拉电阻后,是不是上拉电阻就可以随便选了呢?答案当然是“no”。(如图3)% E( j4 g( Z5 Y& p

% D" Y$ V+ l" G; y! G3 x% b& P3 L1 U1 T' P
    在前极输出高电平时,Vout输出电流,U为高电平。有两种情况:
, p/ U& |# [3 x8 `4 y/ `
: l. ~6 I, W1 TA、当I0 >= I1 + I2! E- F0 R8 t' S2 v+ w
    这种情况下,RL1和RL2两个负载不会通过R取电流,因此对R阻值大小要求不高,通常4.7 KΩ<R<20 KΩ即可。此时R的主要作用是增加信号可靠性,当Vout连线松动或脱落时,抑制电路产生鞭状天线效应吸收干扰。( s* `: W0 ?; {/ b
B、当I0 < I1 + I2
7 j; ~- y" x6 e3 r7 b    I0 +I= I1 + I22 g" w0 U+ A) ?9 }+ k3 g
    U=VCC-IR
" }7 [. H) ]3 s6 {% w7 C# i    U>=VHmin
! G3 o/ w+ g% Y5 P) Q$ h& G+ g    由以上三式计算得出,R<=(VCC- VHmin)/I
4 B" w! i: ]! p  W% B6 U3 D, y    其中,I0、I1、I2都是可以从datasheet查到的,I就可以求出来,VHmin也是可以查到的。1 g, G% k$ ^8 G: I  C" T1 q
* _8 I4 n( \$ X) v; C* m8 Y
    当前极Vout输出低电平时,各管脚均为灌电流,则:
$ H2 r; Z. A6 g$ C2 R    I’= I1’ + I2’ +I0’1 D6 Z) P$ ~/ f
    U’ =VCC-I’ R
  H: ]* x9 k! i* ]    U’ <=VLmax# Z  J  Q  J9 u7 M+ F: G
以上三式可以得出:R>=(VCC- VLmax)/I’% R# A( C3 ?3 }5 w

5 q7 @6 X7 }( Z7 c- T    由以上二式计算出R的上限值和下限值,从中取一个较靠近中间状态的值即可。注意,如果负载的个数大小不定的话,要按照最坏的情况计算,上限值要按负载最多的时候计算,下限值要按负载最少的计算。! q1 F* b' r' Z- k3 H/ j

% Y: L6 J. f# F4 p    另一种选择方式是基于功耗的考虑。根据电路实际应用时,输出信号状态的频率或时间比选择。若信号Vout长期处于低电平,宜选择下拉电阻;若长期处于高电平,宜选择上拉电阻。为的是静态电流小。
7 b; r* R& K+ M, }4 _( w- y* B: p9 `$ F   
$ N7 H: o7 Q" N! N8 Z    “设计永远是妥协与权衡的艺术”,至于最终选择那种方案,设计师的技术决策还是很重要的。电路设计的魅力也就在于此。" x# \; E! L* b. T; ]8 p  u& U

该用户从未签到

2#
发表于 2020-3-24 14:57 | 只看该作者
从抗扰的角度,信号端口优选上拉电阻
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 21:24 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表