找回密码
 注册
关于网站域名变更的通知
查看: 351|回复: 1
打印 上一主题 下一主题

上拉电阻和下拉电阻的选型和计算

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-24 10:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
常见各类技术资料上,有些技术规范写道“无用的管脚不允许悬空状态,必须接上拉或下拉电阻以提供确定的工作状态”。$ n8 t3 O0 c& o  Y5 z% j* `
这个提法基本是对的,但也不全对。下面详细加以说明。
8 c$ q* `6 ]/ }, H$ p% @' g4 s5 G; f. c: l0 B
管脚上拉下拉电阻设计出发点有两个:1 |5 Y  f4 g& G: {6 v/ s
一个是在正常工作或单一故障状态下,管脚均不应出现不定状态,如接头脱落后导致的管脚悬空;1 P  j% y- b4 d7 A, @
二是从功耗的角度考虑,就是在长时间的管脚等待状态下,管脚端口的电阻上不应消耗太多电流,尤其是对电池供电设备。! N3 f0 q$ |+ I, V" z- d' ?" s
. g. v2 @( a/ V9 J7 T
从抗扰的角度,信号端口优选上拉电阻。上拉电阻时,在待机状态下,源端输入常为高阻态,如果没有上拉电阻或下拉电阻,输入导线呈现天线效应,一旦管脚受到辐射干扰,管脚输入状态极容易被感应发生变化。所以,这个电阻是肯定要加的。下一个问题就是加上拉还是下拉。
+ c4 d- n, J! t3 g7 o8 z. `如果加了下拉,在平常状态下,输入表现为低电平,但辐射干扰进来后,会通过下拉电阻泻放到地,就会发生从Low—High的一个跳变,产生误触发。相当于一个乞丐,你给了他10万元,他的生活方式就会从穷人到富人发生一个改变。, h% Z4 b( f; L8 t
但如果加了上拉电阻,在平常状态下,输入表现为高电平,辐射干扰进来后,如果低也没关系,上拉电阻会将输入端钳位在高电平,如果辐射干扰强,超过了Vcc的电平,导线上的高电平干扰会通过上拉电阻泻放到Vcc上去,无论怎样干扰,都只会发生High—Higher的变化,不会产生误触发。相当于人家本来是一个富豪,你给了他10万元,他的生活方式不会发生任何的改变。
% {5 N; M7 U, [- d. o8 l, V: [: a    图1和图2是干扰状态下的电平示意图。图2中的低电平由VL变为VL+ΔV时,产生了从低电平到高电平的跳变,有可能使后级电路误动作的风险。- L. c6 V( C7 w
    下一个问题就是,确定了用上拉电阻后,是不是上拉电阻就可以随便选了呢?答案当然是“no”。(如图3)/ g3 G1 ~" k+ g2 h1 x. X7 N  b1 v
, `. R8 ?; H  m; v0 Y, z

" d8 W# d" Y2 n3 [, E    在前极输出高电平时,Vout输出电流,U为高电平。有两种情况:
  Q) k* S: \* t. G  x: [8 g3 O
' t/ d! x/ L6 Q3 o9 N# RA、当I0 >= I1 + I2- J* I4 X& p, S, x8 r/ p
    这种情况下,RL1和RL2两个负载不会通过R取电流,因此对R阻值大小要求不高,通常4.7 KΩ<R<20 KΩ即可。此时R的主要作用是增加信号可靠性,当Vout连线松动或脱落时,抑制电路产生鞭状天线效应吸收干扰。* c6 }) A/ C, M- o% z9 ?
B、当I0 < I1 + I2
1 t6 [& ?$ S8 \, A! o& }* N' ^    I0 +I= I1 + I2
- f: F  K0 U1 O' u. w6 y    U=VCC-IR* }3 x7 a" K5 r) X6 L6 e
    U>=VHmin
3 U$ y" Z( o' {' D2 r) N6 p, g' ]+ T9 {2 U    由以上三式计算得出,R<=(VCC- VHmin)/I
, t+ k; e" c% E$ d$ J8 @" K" p+ W    其中,I0、I1、I2都是可以从datasheet查到的,I就可以求出来,VHmin也是可以查到的。
! t$ F7 R$ P3 e$ v+ `) c. s5 b% T' X( }; U& I" b% W
    当前极Vout输出低电平时,各管脚均为灌电流,则:! Q" j2 G% Y' e) N+ F- H
    I’= I1’ + I2’ +I0’( q& Y$ [0 |4 j; |' H2 U5 Y
    U’ =VCC-I’ R) c3 I! a8 I$ K3 i' g  x% C( F! I
    U’ <=VLmax1 B( Y4 E( L6 h4 @* ]
以上三式可以得出:R>=(VCC- VLmax)/I’
6 Z7 C3 ?& X# z" [/ b7 |
* i% x4 Y: A$ {  Y  i7 W3 y    由以上二式计算出R的上限值和下限值,从中取一个较靠近中间状态的值即可。注意,如果负载的个数大小不定的话,要按照最坏的情况计算,上限值要按负载最多的时候计算,下限值要按负载最少的计算。
9 j+ r, z9 e- L3 M; C8 c7 V
9 i& Z9 z1 [3 |3 m, L; p    另一种选择方式是基于功耗的考虑。根据电路实际应用时,输出信号状态的频率或时间比选择。若信号Vout长期处于低电平,宜选择下拉电阻;若长期处于高电平,宜选择上拉电阻。为的是静态电流小。0 ?# u. c: j" Q& D
   2 B+ V3 \+ J$ i/ j; e2 `! Y* \, _0 M
    “设计永远是妥协与权衡的艺术”,至于最终选择那种方案,设计师的技术决策还是很重要的。电路设计的魅力也就在于此。
$ Q/ E% h. c, x

该用户从未签到

2#
发表于 2020-3-24 14:57 | 只看该作者
从抗扰的角度,信号端口优选上拉电阻
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-11 09:05 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表