找回密码
 注册
关于网站域名变更的通知
查看: 386|回复: 1
打印 上一主题 下一主题

阻抗问题解析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-20 09:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在布线时要求线路阻抗和输入阻抗以及负载终端阻抗相同.线路阻抗可以根据公式计算.可是输入阻抗和负
* u5 W+ w+ O# |载终端阻抗具体指的又是什么.它们又怎么确定呢.还有啊.那个公式好像没有涉及到线与线之间的间距.那间6 p2 n. D$ Q- S
距是根据什么确定的呢.
" h5 ]( h& L* Y0 R4 D/ P$ {+ u8 w( W一般器件的输出阻抗和负载端的输入阻抗一般由资料的 Datasheet 给出,现在大部分设计方案都要求其传输
! F7 h, y% t7 H; V线特性阻抗为 50 欧或 68 欧,其输出阻抗(即内阻)一般均小于这个值,一般需要在输出端接一个串连电
8 a( x5 a( v2 K# j% j' h0 k) }阻作为阻抗电阻。
) q! X* D+ A7 I另外,如果是单端线就没有考虑线间距的问题,只有差分线才需要考虑两线的距离。
; a7 D2 S( k. ]. \, }9 U1 m3 R一个器件只有一个固定的输入阻抗呢.还是不同的脚位有不同的阻抗.为什么现行的特性阻抗是50或68.这个
& x% Q3 \  j: E5 }/ f值是根据什么确定的呢.啊.我在这方面真的很无知.不要笑我.还有一个问题.为什么输出阻抗要小于特性阻
& f1 O, K/ c: y( m抗.而不是等于呢.' D1 `+ W1 r. x7 x& ]

0 w! [# B- x9 k, V: e; x' J, Z3 i

8 g; `! y- v& |0 N; S! s# `
游客,如果您要查看本帖隐藏内容请回复

! ]3 y- z8 ]' b% t; A+ Y
: o0 d4 b2 P6 q  p7 B
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-3-20 17:55 | 只看该作者
    阻抗问题解析
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-8 18:40 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表