TA的每日心情 | 开心 2020-7-28 15:35 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
史蒂夫·夏普(Steve Sharp); p5 M: j- X/ }% N5 q9 }
一个留一个,零留一个零。
; E7 u' O2 u* g9 \你不能让自己忽略' P% ]4 Z+ m; C# W
SI。营销专卖店
Z! ?# t# {7 y4 R. |. Q' Z" y即使信号上的100 mV噪声也不会! u; v* c/ ] B# ?( G0 N- [
表示您的系统完整性并进行赌博8 e/ {) Y& j' a$ L% U; W, }5 x
辛克斯5 C' l7 \3 u4 X. i8 j! k% m7 G
足以改变其逻辑水平。
+ k" u( I$ h1 `( {. ~tem将按设计工作。你可能会误会
, ~6 h" V/ C( h; c史蒂夫。 sarp@xinx.com
9 Z( C* G, I, q! E' y) D* y今天,设计师陷入了困境
: @6 k- w7 N7 E z" N; v被迫降低时钟频率只是为了+ i4 q$ B8 O- x0 ]
不断增长的设计需求) i% S* l6 D1 e- j
系统正常工作,或被迫进入
* i. l* l% K8 [3 P- uPonch Chandrasekoron5 t* \4 X6 h4 O! \3 F+ s
速率,更快的边缘速率,更高的坞站速度,
$ n3 R. z }+ P* Z完整的电路板重新设计以纠正信号8 Z5 { M1 p% n$ v/ a8 a/ Y5 V) S
货币市场贩卖者2 p& C/ X" s. @) i5 }
和技术进步不断降低& U; l0 r9 v' ?$ Y6 X" @& r
诚信问题。
4 m3 r5 Z) ]& Y' K0 _% d辛克斯. g# c) w6 R- v2 F0 L% I! ^2 }1 N
工作电压,减小了封装尺寸
0 I; j, a1 \! Qpnchondnsekoronenxilix.com" o. q4 e6 V7 L* N9 A
和球距,并迫使更多的组合) [1 I# k# I) M- {; x' l1 v
您有什么样的诚信?* F/ W v: {) B; H8 m
减少了木板面积。
: a. b: i1 l: d- \6 J拥有良好的信号完整性通常意味着9 C' g* q& H, N& C. F
信号完整性的问题很像7 S5 t* W+ k: N% B7 H5 B% s) I
控制逻辑信号上的有害噪声. v1 g# i* Y' S; q9 q" T
试图在一个地方进行对话- N* A! L& I- Y1 E6 u
今天的信号完整性
+ Y# w4 n0 \5 |( v$ f! `$ f: F/ C9 H8 Dnals。噪音通常为以下之一; _& _# M6 }9 @6 E* E
拥挤的贸易展览。如果你和那个人( h0 T. Y4 \" j) a; Z$ {
看看当今的source-synchro-1 ?( w/ l: f% ?4 \) N
主要领域:
! s9 y, L3 V) ]; T# ^您正在交谈的地方是在安静的角落
7 e6 U8 @+ Y/ f; {8 I7 N4 F1 V/ Xnous接口。 DDR和QDR内存
4 w/ a5 M4 r/ k, ]( k大厅周围有一些漂亮的填充墙
7 J) K9 M( V8 b& [* ?接口速度正在迅速提高,; a0 L' D% u. o1 o3 p7 G: e- d9 S
●与电平相关的噪声会影响逻辑
8 p6 b" j6 S) d" p* E/ t信号电平。如果噪音很大5 h+ Z' m' L, {# k7 E4 C
您,附近没有太多其他人,' E) X4 c- F: _
DDR2速度超过500+ b- s% I+ [2 x
这不是问题。尝试相同的对话-
6 a3 z! L8 [2 F- H- mMbps。比特率越来越快,/ Y( m( M+ ^8 l: U) g" Z
足够,信号可能会越过
7 [; p: R+ h1 u7 M在展厅中间5 F$ x+ V* m- J7 ^
他的公共汽车越来越宽。随着更快的bi, X. y2 r' e" G4 k! R# U; |
从所需逻辑状态到+ C" b6 t F- ^2 L/ S
周围有数百人,来自5 {; W) E- U& M& a, ?6 r. O+ F
率带来更快的边沿率,现在
" m4 L( Y. U" f) n* ?; D3 t/ N不良状态并传播到
# T8 a1 M* x' u$ J/ Q相邻的展位,没有围墙
; G4 h4 u1 f. M2 P! g; y4 k可能只有几百皮秒。( M% d+ A) }) D0 \7 v4 E* b' G
其他逻辑。* ^, |1 [! {+ B
0分解或吸收声音,并且$ h6 Q4 a/ d+ E/ a& @+ z& c
越快越好,但还有一些
9 M' v3 {9 D- }●与时间有关的噪音或抖动会影响6 t6 O; S- \9 {* @, u
你有问题。
1 h4 ~, ~" ?) N4 u: k ~值得处理。寄生电感和. ~ Z$ |+ |! y+ d; u
信号转换的位置和
; k1 A- w% R; G- y回到逻辑的美好时光
?2 L' {2 @4 x电容-并不重要
7 f8 v, C% @% e" M2 [& D: a导致设置/保持数据窗口; t% Q$ v1 m3 M# C
设计上,我们并没有考虑太多
* k. Y; v2 o3 w5 }6 h9 O低速很多-突然变得非常1 a( w2 H6 m) h5 v. P6 s
采样违反,从而
1 P8 v* I& @+ s' \% S+ o/ S# s最终完整性。我们有5V电源,
5 G" k9 c- k. u* @: u1 ]) S重要。由于产生的噪音7 T9 O; K5 ^/ d
允许对不正确的数据进行采样
2 ?+ U" a) J" t' |7 xDIP封装的引线实际上已经到达# K3 |# Z6 O* {% t
寄生虫是一个大问题。今天是% J8 ]! p; b& m% p
并通过系统传播。5 h. h! H$ M* o. W, s4 u6 b& W
通过板子和高速麦克风' `- T$ L. ], y5 k# ^) L9 M3 r" x
具有数百个FPGA的常见
8 Z, E& T0 y1 @8 g ?1 P7 z6 U2 q处理器以令人头疼的5 MHz运行。' @/ K% {& [% z7 t# S5 p* {
I / O切换。导致高水平的模拟3 k( s7 ]; D4 x/ ^( U- Y; B
电平噪声和抖动的结合
( \- T. q$ l3 F/ W. q5 y如果您不太注意董事会* q2 R9 W# S6 ]% u% C
瞬时开关输出噪声(SSN)。这个
/ Y @1 v% k$ j ~结合以减少两者的信号余量
# Q- b E* Y. D布局并放置一个体面的陶瓷旁路& H3 o( P6 M) d! B
以多种方式影响您的系统,特别是-
* j( |2 W& y' x' x/ v8 z9 i电压和时域,有效地
8 e) ^: L3 G- P/ |5 b, _, t每个芯片旁边的电容器,您可能6 ], |, \9 T7 [, o$ D0 y
造成抖动,可减少您的时间# m6 W: {& ]2 r# z2 D3 W. {- [
减少“眼”或窗户
. O5 W9 `) ^! d$ t+ C不必担心您的信号。1 F# S- V) c" l0 v8 [5 R
甚至导致系统故障。
# w. o K: B9 c% n8 U4 K数据可用。
: C! v% v4 Z- l* [% T8 y4 c7 ^8 R! P2 c6 i+ y: t# P; N
# x7 L) Z5 ^3 T9 J" D4 Z0 h
|
|