找回密码
 注册
关于网站域名变更的通知
查看: 2104|回复: 5
打印 上一主题 下一主题

请教一个问题!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-3-31 15:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我刚刚开始学习allegro 有很多不懂的,象大家请教下!
* s1 e/ P; v- m. }* {
# \+ ^; M" u6 g' k     1,就是对于已有的独立两个原理图,我怎么做才能把他们变成层次形原理图?!
* c  t" v9 X$ t9 ?     2,在ALLEGRO中我们的原理图器件他的电源和地默认的都是VCC和GND,而且是隐藏的这在使用时很不方便,有没有其他的方法修改下那?$ F" b3 G* `6 @# s# y1 F
    3,在画PCB时我们怎么改变过孔?

评分

参与人数 1贡献 +5 收起 理由
kxx27 + 5 鼓励一下

查看全部评分

该用户从未签到

2#
发表于 2008-3-31 15:51 | 只看该作者
1、不是很清楚6 R$ C% p7 I& p) n( m
2、把它显示出来 ;   要不就添加个网络应该可以吧  。   像这样 在弄个电容
2 c4 |& }* v2 r1 p9 k' v% ^1 @+ x; b+ T
3、添加多个孔,走线时用那个就选那个
* T' B2 K6 b9 q) t- G( M       
) `! P/ ]! a4 v# W2 A! g: W: O- u. m- a
或者给NET赋个属性 " F9 W5 }- w' R( H& \" t
       % \, Q6 o4 c6 ?% r1 t8 H/ x6 b
+ V' {. D7 n- @# d. s4 g

4 K3 X0 ~5 [3 b& O+ V7 D( O4 ]6 H4 y  v! n( b; {7 p2 {! {
如果是另外全部替换孔的 可以这样( T9 ~% Y9 l: T) P8 I& w7 L
$ O0 i5 m0 I9 O! s8 S4 V! L
% A4 j& [2 B, a# b% i  ]
8 n; D; n4 ^1 m3 @# K7 ]
其它的不懂了   收工

评分

参与人数 2贡献 +10 收起 理由
numbdemon + 5 Good
kxx27 + 5 感谢这么认真的回贴!

查看全部评分

该用户从未签到

3#
发表于 2008-3-31 15:53 | 只看该作者
2,网络重复命名也许会带来错误吧?

该用户从未签到

4#
发表于 2008-3-31 16:06 | 只看该作者
原帖由 tnttnp 于 2008-3-31 15:53 发表
+ b( `! x4 }+ T8 W) J/ U9 B" j2,网络重复命名也许会带来错误吧?

6 {$ X# \( v. M. N0 n
' M) p: p: q: u我看有人这么做的,     不过网表中网络名都是VCC ,  应该有个优先级的吧  ,不知道是不是这样???

该用户从未签到

5#
发表于 2008-3-31 17:05 | 只看该作者

不管有没有优先级

在同条网路上给两个名字连谈都不值得谈,因为没意义;

该用户从未签到

6#
发表于 2008-4-1 08:37 | 只看该作者
原帖由 panhaojie 于 2008-3-31 17:05 发表
0 @/ i+ y6 K+ I7 h+ v0 T在同条网路上给两个名字连谈都不值得谈,因为没意义;
  N  n  R6 v! h& r
" \3 l" I9 p  p3 }
哦~      
% }$ Y# }- a+ n0 f- w5 G) p那对于只用到其中一个逻辑门而只画出门电路的器件   怎么连VCC 呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 04:31 , Processed in 0.125000 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表