|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 electro_boy 于 2009-12-3 11:23 编辑
$ c" ?, n% P/ K& t# G
$ L: W) f) ?/ E+ I我们现在的情况:: n, j" d- c) x# j
1 为了降低功耗,我们用一个有源27M晶振同时给DSP和FPGA提供时钟,这样可以减少一个晶振。8 ?% ^. j9 s* j3 [, _& u" E
2 因为DSP和FPGA需要的电平为1.8V,所以把晶振的输出波形做了分压处理,如图所式。0 O6 G/ S0 }+ l! H7 c1 v b7 J/ z# P
; B. B% \3 q/ a8 P" H0 ^问题1:0 |% @9 D; Y5 |3 W1 h
用电阻分压的方法使晶振的输出波形由3.3v转换到1.8v的办法是否合理,有没有问题?9 ~* o5 j) G' `! v8 x# }* y
问题2
/ h* z. r- u9 l; h/ s( _ 用一个晶振同时给DSP和FPGA提供时钟的方法必然导致时钟线的延长,但是考虑到是有源晶振,不是两个脚的晶体,时钟线延长是否没有什么问题?时钟线的布线如图所示,时钟线从晶振到DSP的距离是27mm,到FPGA的距离是36mm
8 F6 r% ~0 Q/ _2 b
' L9 a8 Y6 I8 \2 ^- s9 { 加亮的线是时钟的实际走线 |
|