找回密码
 注册
关于网站域名变更的通知
查看: 572|回复: 1
打印 上一主题 下一主题

[仿真讨论] 有关接收端容性负载的反射

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-1-7 09:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
信号的接收端可能是集成芯片的一个引脚,也可能是其他元器件。不论接收端是什么,实际的器件的输入端必然存在寄生电容,接受信号的芯片引脚和相邻引脚之间有一定的寄生电容,和引脚相连的芯片内部的布线也会存在寄生电容,另外引脚和信号返回路径之间也会存在寄生电容。
; I3 P* L6 g* z, {$ D好复杂,这么多寄生电容!其实很简单,想想电容是什么?两个金属板,中间是某种绝缘介质。这个定义中并没有说两个金属板是什么形状的,芯片两个相邻引脚也可以看做是电容的两个金属板,中间介质是空气,不就是一个电容么。芯片引脚和PCB板内层的电源或地平面也是一对金属板,中间介质是PCB板的板材,常见的是FR4材料,也是一个电容。呵呵,搞来搞去,还是回到了最基础的部分。高手不要笑,太简单了。不过确实很多人看到寄生电容就感到有点晕,理解不透,所以在这里啰嗦一下。
2 F2 W% f9 M3 |" X$ [* E回到正题,下面研究一下信号终端的电容有什么影响。将模型简化,用一个分立电容元件代替所有寄生电容,如图1所示。
6 }+ ^* e) f( r$ e
. l8 W4 p- q7 w6 c我们考察B点电容的阻抗情况。电容的电流为:- B; f9 @% V. O/ R) V

+ N+ a: _  {3 ?! A$ v7 w0 n# i随着电容的充电,电压变化率逐渐减小(电路原理中的瞬态过程),电容的充电电流也不断减小。即电容的充电电流是随时间变化的。# P$ ^/ @) m, M3 i% W5 f
电容的阻抗为:1 E# U7 G* m4 s" V3 r5 x! A

% h" ^2 I" t5 h3 d因此电容所表现出来的阻抗随时间变化,不是恒定的。正是这种阻抗的变化特性决定了电容对信号影响的特殊性。如果信号上升时间小于电容的充电时间,最初电容两端的电压迅速上升,这时阻抗很小。随着电容充电,电压变化率下降,充电电流减小,表现为阻抗明显增大。充电时间无穷大时,电容相当于开路,阻抗无穷大。2 r2 M$ D( M2 T, d$ n1 _
阻抗的变化必然影响信号的反射。在充电的开始一段时间,阻抗很小,小于传输线的特性阻抗,将发生负反射,反射回源端A点的信号将产生下冲。随着电容阻抗的增加,反射逐渐过渡到正反射,A点的信号经过一个下冲会逐渐升高,最终达到开路电压。
$ Q9 j$ ^( ~$ W  ]因此电容负载使源端信号产生局部电压凹陷。精确波形和传输线的特性阻抗、电容量、信号上升时间有关。
) ^$ H! h% y$ s: T对于接收端,很明显,就是一个RC充电电路,不是很严谨,但是和实际情况非常相似。电容两端电压,即B点电压随RC充电电路的时间常数呈指数增加(基本电路原理)。因此电容对接收端信号上升时间产生影响。
' y% D! W) ^6 QRC充电电路的时间常数为 这是B点电压上升到电压终值的  1/e即37%所需的时间。B点电压10%~90%上升时间为* G  I5 ~: h2 u

2 m0 v$ k" r4 p9 z4 ], l8 x如果传输线特性阻抗为50欧姆,电容量10pF,则10~90充电时间为1.1ns。如果信号上升时间小于1.1ns,那么B点电压上升时间主要由电容充电时间决定。如果信号上升时间大于1.1ns,末端电容器作用是使上升时间进一步延长,增加约1.1ns(实际应比这个值小)。图2显示了终端电容负载对驱动端和接受端产生影响的示意图,放在这里,让大家能有个感性的认识。
$ S, _. F# `6 j) F8 F
/ d5 `  U, w1 e6 O至于信号上升时间增加的精确值是多少,对于电路设计来说没必要,只要定性的分析,有个大致的估算就可以了。因为计算再精确也没实际意义,电路板的参数也不精确!对于设计者来说,定性分析并了解影响,大致估算出影响在那个量级,能给电路设计提供指导就可以了,其他的事软件来做吧。举个例子,如果信号上升时间1ns,电容使信号上升时间增加远小于1ns,比如0.2 ns,那么这么一点点增加可能不会有什么影响。如果电容造成的上升时间增加很多,那可能就会对电路时序产生影响。那么多少算很多?看看电路的时序余量吧,这涉及到电路的时序分析和时序设计。
! E! k# Z, m" p) b: B总之接收端电容负载的影响有两点:/ y4 I1 ^0 n1 J# V9 `
1、    使源端(驱动端)信号产生局部电压凹陷。9 d1 N  l8 e) E/ l3 u
2、    接收端信号上升时间延长。
+ Y$ Z1 g1 Y1 Q% i. j; g在电路设计中这两点都要考虑。
% p  h4 ?- d$ K( L1 V9 }; X6 @" p- R' ?
$ s+ d7 A6 I* P0 e! i- [" d

该用户从未签到

2#
发表于 2020-1-7 17:57 | 只看该作者
接收端电容负载的影响还有别的点吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-29 06:38 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表