找回密码
 注册
关于网站域名变更的通知
查看: 223|回复: 1
打印 上一主题 下一主题

请教大神,FPGA内接收数据后再回放正弦波,波形有很多毛刺,特别是波峰和波谷处,...

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-1-3 14:06 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教大神,FPGA内接收数据后再回放正弦波,波形有很多毛刺,特别是波峰和波谷处,什么原因呢?非常感谢!
% |2 E: D; M+ e! F% Y( S* x/ _8 z
, R5 v* @$ }; x. B) n) F/ \% R# r0 B# Z

) a$ i. V8 n( o0 e- q2 n! D( M在FPGA内生成一个ROM,存放正弦波数据,读取后输出,波形基本正确,但仍然有很多畸变,像是突发式的,何解啊,求指导!!非常感谢!
! `+ l" K. i2 ~& `0 t$ u5 n
6 R$ v% }7 g( r4 a3 ]4 l8 @$ ]

- i, Q1 M+ ^; F+ F
' \' r9 P* ^% v- `, L. @
* [( I% p+ M) C6 U

该用户从未签到

2#
发表于 2020-1-7 19:27 | 只看该作者
不使用always @(posedge BCLK)语法,而是用系统时钟来锁定BCLK的上升沿,拉高某寄存器电平(一个系统时钟周期),每检测到一次上升沿传输一个数据,即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-20 14:42 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表