找回密码
 注册
关于网站域名变更的通知
查看: 1888|回复: 1
打印 上一主题 下一主题

verilog简单实现除法器功能

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-31 10:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

7 I7 U$ s0 w$ J  |引言
$ v9 u4 p  U# ^) D& J) R* ^
( i* a* W7 ]7 l除法器在FPGA里怎么实现呢?当然不是让用“/”和“%”实现。& @- v: T3 x! t  Y& q) B6 \
在Verilog HDL语言中虽然有除的运算指令,但是除运算符中的除数必须是2的幂,因此无法实现除数为任意整数的除法,很大程度上限制了它的使用领域。并且多数综合工具对于除运算指令不能综合出令人满意的结果,有些甚至不能给予综合。即使可以综合,也需要比较多的资源。对于这种情况,一般使用相应的算法来实现除法,分为两类,基于减法操作和基于乘法操作的算法。: j) }5 A. T8 ]2 g* D7 S
& H: c1 t5 m$ M$ ?% [4 M; P% E0 h
2.1 实现算法
6 r1 c' E/ N& W% [9 `( F$ m, k* y5 t0 E) o3 n# _8 M8 \* \: E
基于减法的除法器的算法:
3 w% |3 @5 a8 x8 @' ^        对于32的无符号除法,被除数a除以除数b,他们的商和余数一定不会超过32位。首先将a转换成高32位为0,低32位为a的temp_a。把b转换成高32位为b,低32位为0的temp_b。在每个周期开始时,先将temp_a左移一位,末尾补0,然后与b比较,是否大于b,是则temp_a减去temp_b将且加上1,否则继续往下执行。上面的移位、比较和减法(视具体情况而定)要执行32次,执行结束后temp_a的高32位即为余数,低32位即为商。, {+ a/ q6 p+ o& e. m, t

8 p. {# ?) Z  {( b& S0 _5 e" V2.2 verilog HDL代码
3 }% K( I, ~( h' F6 d5 o% P) \* ~1 z. V9 ?- J; k( Y# x
  • /*
  • * module:div_rill
  • * file name:div_rill.v
  • * syn:yes
  • * author:network
  • * modify:rill
  • * date:2012-09-07
  • */
  • module div_rill
  • (
  • input[31:0] a,
  • input[31:0] b,
  • output reg [31:0] yshang,
  • output reg [31:0] yyushu
  • );
  • reg[31:0] tempa;
  • reg[31:0] tempb;
  • reg[63:0] temp_a;
  • reg[63:0] temp_b;
  • integer i;
  • always @(a or b)
  • begin
  •     tempa <= a;
  •     tempb <= b;
  • end
  • always @(tempa or tempb)
  • begin
  •     temp_a = {32'h00000000,tempa};
  •     temp_b = {tempb,32'h00000000};
  •     for(i = 0;i < 32;i = i + 1)
  •         begin
  •             temp_a = {temp_a[62:0],1'b0};
  •             if(temp_a[63:32] >= tempb)
  •                 temp_a = temp_a - temp_b + 1'b1;
  •             else
  •                                 temp_a = temp_a;
  •         end
  •     yshang <= temp_a[31:0];
  •     yyushu <= temp_a[63:32];
  • end
  • endmodule
  • /*************** EOF ******************/
    8 l1 \! t: m3 o
         1 c9 u  f( ]1 H5 u& o7 ^; ]1 P

+ z$ w9 o; m/ b) C2.3 testbench代码/ f  @1 k4 B  W5 l1 r
  • /*
  • * module:div_rill_tb
  • * file name:div_rill_tb.v
  • * syn:no
  • * author:rill
  • * date:2012-09-07
  • */
  • `timescale 1ns/1ns
  • module div_rill_tb;
  • reg [31:0] a;
  • reg [31:0] b;
  • wire [31:0] yshang;
  • wire [31:0] yyushu;
  • initial
  • begin
  •         #10 a = $random()%10000;
  •                 b = $random()%1000;
  •         #100 a = $random()%1000;
  •                 b = $random()%100;
  •         #100 a = $random()%100;
  •                 b = $random()%10;
  •         #1000 $stop;
  • end
  • div_rill DIV_RILL
  • (
  • .a (a),
  • .b (b),
  • .yshang (yshang),
  • .yyushu (yyushu)
  • );
  • endmodule
  • /******** EOF ******************/
    ) @0 f* j( c, J5 n; L
        
( {- A+ K: ?8 e; U$ T$ Z3 i4 T* Q, P8 s  N
2.4 仿真结果
2 @5 }7 y) d! Z6 I
: ?# D/ |& x' ^2 ]: |
" E1 Z$ _+ D" `: \2 N0 S, O: L9 P6 {; a: b
- \3 A5 b' c( @2 H# l

0 P) f; ?2 S+ ]! ~2.5 改进2 x- u1 m3 H. U3 s
5 R/ j' u' D  N& z7 B
1,将组合逻辑改成时序逻辑,用32个clk实现计算。
, k  F$ e  ^6 e' J8 y+ v! x  n* c3 F; W' g
2,计算位宽可以配置,具有扩展性。
9 z& }( y8 S. e' F& }1 ?
* A6 \  p, I1 \( ?+ S+ P! k5 k
% l. u! q  V5 f$ u! Z- A) B附录:算法推倒(非原创):7 v5 s1 i) G: U1 n+ i

" e9 }- E: n5 g& x- `假设4bit的两数相除 a/b,商和余数最多只有4位 (假设1101/0010也就是13除以2得6余1). |, S% J, {$ E" H+ k0 b: t9 J

! F0 N9 y5 K$ o/ g+ l我们先自己做二进制除法,则首先看a的MSB,若比除数小则看前两位,大则减除数,然后看余数,以此类推直到最后看到LSB;而上述算法道理一样,a左移进前四位目的就在于从a本身的MSB开始看起,移4次则是看到LSB为止,期间若比除数大,则减去除数,注意减完以后正是此时所剩的余数。而商呢则加到了这个数的末尾,因为只要比除数大,商就是1,而商0则是直接左移了,因为会自动补0。这里比较巧因为商可以随此时的a继续左移,然后新的商会继续加到末尾。经过比对会发现移4位后左右两边分别就是余数和商。
& w% h  k# l$ b$ j$ ^/ X9 ~: A$ n$ a' y5 z
画个简单的图:
; W8 S+ H4 s# q1 W* @
0 Z6 ~# X- C! J  D ; z7 y; h% N! A9 m& m. N

5 K2 w( A% e  L, Z5 O, c8 t
, X! n2 k/ L! o, b0 f
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-25 12:48 , Processed in 0.171875 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表