|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
* H; X$ q. @+ p, t- B/ J: [用一个处理器配置一个Spartanii的FPGA,采到的时序看了也没啥问题,但就是无法配置正确,就是DONE信号无法变高。4 F1 B$ G- O0 W2 g9 _, t
2 K8 {. v3 b! z7 @* u6 F. p' A
我用ISE生成的rbt文件,自己写了个程序转成二进制文件,按照文档上说的左为MSB,即rbt中一行生成4个字节;不知道这样是不是正确。8 ]/ E. |- k) r" ^
( v4 F3 o, c7 {
请教各位大神。有没有其他要注意的?非常感谢!+ ~4 G, }/ O# b1 w c- t
2 ^ X& |0 K$ J P( ^/ a7 C- e8 _. P4 P0 X7 ]
就是使用了d[0..7],nwrite,ncs,cclk,nprogram:
3 y- u7 F' \! ?: r2 `. J! T加电后,程序跑起来,将nprogram拉底,大概几个微妙吧,再拉高;采到的时序看了,对应的ninit信号会变低,然后再变高;& A+ B! `) n4 C* D* N
等ninit信号变高后,就按部就班的加载配置数据。 |
|