找回密码
 注册
关于网站域名变更的通知
查看: 272|回复: 3
打印 上一主题 下一主题

基于FPGA的QPSK调制解调器的设计_费义伟

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-12-16 14:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    基于FPGA的QPSK调制解调器的设计_费义伟

    ! @  q6 p6 o+ G2 j4 d
    ( |/ X0 z7 D+ ]% b摘要
    * k% ^0 P7 o2 C, g3 T6 `
    - E* P$ J0 m& Z2 X; u2 `QPSK调制是现代通信领域广泛应用的数字调制方式,其频带利用率高,在相同误比特率下所需的信噪比比较低,电路结构比较简单。现场可编程门阵列(Field Programmable Gate Array, FPGA)具有功能强大,开发过程投资小、周期短,可反复编程修改,保密性能好,开发工具智能化等特点, .用FPGA 实现调制解调电路,不仅降低了产品成本,减小了设备体积,满足了系统的需要,而且比专用芯片具有更大的灵活性和可控性。本文将对基带数据速率1Mb/s,载波频率10MHz的QPSK调制解调器进行设计。8 g9 n9 }5 D* q3 d+ X( v
    ) ?+ S; @- w3 V! R
    本文首先介绍了QPSK 系统的基本理论,包括调制和解调的基本原理,给出了设计的框图。调制部分介绍了数字控制振荡器(NCO)和成形滤波器的实现原理。解调原理中分析了QPSK解调中常用的科斯塔斯(Costas)环的基本原理和位同步全数字锁相环的实现原理。其次对解调器中的关键电路锁相环进行了详细的分析,在介绍锁相环的基本原理和跟踪性能的基础上重点推导了锁相环的噪声性能。在此基础上,本文采用硬件描述语言在Altera公司Quartus II 开发环境下设计了QPSK调制解调器,详细介绍了数字控制振荡器、成形滤波器、环路滤波器和位同步模块的设计过程。数控振荡器和成形滤波器采用了查表法设计,环路滤波器是用IIR 滤波器方法设计的,位同步模块采用了全数字锁相环。
    ' m' V2 {: n8 V3 M2 l, R4 @. C
    # u7 w! ?; z7 v5 ]% V本文在分析了QPSK调制解调器和锁相环基本原理的基础上详细介绍了各个功能模块的FPGA软件设计过程,具有一定的理论和实际意义。
    ) U# `% a  m* b6 A9 Y0 t$ Y& O$ Q4 K' T2 n& I
    关键词QPSK; 调制解调;锁相环  B4 f4 G# k& i. H" R
    游客,如果您要查看本帖隐藏内容请回复
    5 c4 m7 e) V" l9 R# {/ i; V6 i0 U8 f

    7 p8 |9 G/ v; Z9 M" U5 m% i0 d

    该用户从未签到

    2#
    发表于 2019-12-16 18:36 | 只看该作者
    设计的不错

    该用户从未签到

    3#
    发表于 2022-9-13 16:06 | 只看该作者
    基于FPGA的QPSK调制解调器的设计_
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-23 12:49 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表