找回密码
 注册
关于网站域名变更的通知
查看: 132|回复: 2
打印 上一主题 下一主题

假设FPGA内有两个完全相同的高速信号,请问怎样获得一个如c信号(拓宽也行)的输出...

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-4 16:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
假设FPGA内有两个完全相同的高速信号,有一个很小的相位差,请问怎样获得一个如c信号(拓宽也行)的输出信号?
/ c) t7 p7 f, `8 B+ B% {5 i直接相与或者其他逻辑操作是不是lut无法满足这么高的精度,如果不行,有其他什么办法吗?

- T  T- Z: p2 A, v* w5 w; O1 A2 I' _& t; }( t( R$ N6 Z! o

, _3 \6 F7 P7 i) ~' l

该用户从未签到

2#
发表于 2019-12-4 18:54 | 只看该作者
可以去搜一下基于FPGA的进位链实现TDC,用的多的是Wave UnionA和B,很多文章中最后都达到ps级精度,不过实现起来也不简单

该用户从未签到

3#
发表于 2019-12-4 18:56 | 只看该作者
菜鸟的我觉得0.5ns的相位差,目前FPGA不行,只能仿真。你这是国家重点项目吗?如果不是,那么想一下这种信号测量的意义在哪里?——基本没意义才对,在误差接受范围内即可。
8 a3 }5 m5 ]2 `# W7 G& X6 M国外仪器有ps脉冲发生器(ps时钟源),同时国内外均有ps识别测量板卡。0 t5 ~, R5 ^4 k/ s# K( ?# W
补充一点,TDC芯片兴许可以作为一个解决思路。Time_Digital_Converter,时间数字转换芯片。可以实现PS级别的信号分析。它仅仅是测量,没有办法触发。

$ Y) E+ P* Z9 k9 T! W5 F6 P! ^+ c: l
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 22:12 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表