找回密码
 注册
关于网站域名变更的通知
查看: 532|回复: 1
打印 上一主题 下一主题

分享一下全志A10芯片手册资料

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-11-26 14:50 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

0 U4 h1 B0 }+ M( z4 @3 B7 e9 \7 h! q使用ARM Cortex A8内核,A10将推动SoC进入连接智能HD的全新时代,这将增强连接HDSOC的应用以及消费电子产品的用户体验。多媒体产品。凭借出色的连接高清视频性能和成本效率,高度集成的A10在酷冷高清显示器上的目标,可以带给最终用户更好的SU体验冲浪、观看、游戏和阅读.3 B2 A; f5 F# m6 ~& @% w8 O
; {6 n. R% |" ^5 f; B1 b
A10致力于进一步发展高清视频编解码器的连接应用,而1080 p H.264高轮廓编码技术可以成为其中的基准之一。除了它的非凡超级高清2160P视频解码功能,A10可以通过互联网流畅的高清视频,包括Flash10.3/HTML5/3APK。: J0 ^/ a- x  p: F) ?4 G: [
" p- }& W2 c$ Q2 V8 h
除了自行开发的显示加速框架外,还引入了MALI 400 2D/3D GPU,以加强高清晰度显示的连接智能高清SOC,使其能够支持大众智能系统,如Android2.3/3.0,更好地改善了Android负载产品的性能以及用户体验。3 P0 g: {& z, ]$ t. ~
4 m6 i) V: e4 W6 x
A10框图; ~# d3 w4 A7 Z% \
3 t, y; ~& D9 L7 q

" z% C$ @# U" C; _9 U
7 t7 X# \  _: c% K0 {存储器交换[内变换]
- F) Z; g" I+ ^' k% U; D( }5 C  f
: E! f7 U7 K* T6 i9 a  d/ A
# ^5 g- s+ i( i' V
5 I8 o" M* a+ F* k* e7 l  s9 k

- n2 i% q* b# X! F( b4 ~启动模式
  p( ?) ]9 ]) `8 O' m) [( _
0 |  Q  d$ G: }( {片内32KBROM,A10在SD卡0、NAND闪存、SD卡D2和SPINOR闪存的默认序列中提供灵活的引导加载选项。外部引导选择引脚(BSP)用于阻止系统应跳至USB引导时的地雷。通常,BSP由内部50K电阻上拉。开机后,存储在嵌入式ROM中的启动代码将自动检查T状态他的引脚,系统将启动从usb只有当引脚是在低级别状态(‘0’)。/ W+ L/ \7 V; ^: d# V) x" B# L

, o. W3 C$ n; N% A- G( E7 [; y由于a10将开始从sd卡0获取指令,因此它允许最终产品用sd卡而不是usb大规模生产,这可以极大地提高mp的生产率。
5 f: e4 X' T3 }6 p( E" |5 P! j( Q6 _
启动图/ P8 G& O% ?% ^# j

" p) J) N7 T) L) f& V1 g- O
. X1 t6 i" [$ J. T

7 M" A4 X" T- Z/ `系统状态
# `" [4 A' B- @$ w* C
' k8 u; @) D) ~# b与电源管理集成电路(PMIC),A10提供了一个全面的电源和时钟管理方案,使高性能和超低功耗。有四种低功耗模式,即一般时钟门控、停止、超待机和睡眠。
4 \! i( \0 f! h1 Y
) B# }& Y/ `9 D7 n在一般的时钟门控模式中,为了实现优化的功耗,开发者可以相应地开启用于选择性内部外围设备的时钟。例如,如果不需要UART,软件编程可以切断计时器的节电考虑。
4 V; s$ Y: s9 [2 Z% G7 s5 M4 M- i! H% `" R* z6 Y
在停止模式下,所有到Cortex-a8核心和外围设备的时钟都可以通过禁用pll来冻结。
1 [+ s" i1 L! E/ c2 H1 F8 d# J
$ q, V) ^2 o: \, K2 N$ X在超级待机模式下,只有avcc和dRAM-vcc电源域处于打开状态,而其他所有域(vcc、cpu-vdd、core-vdd、rtc-vdd…)都处于状态都关机了。外部sdram已进入自刷新模式,在此模式下数据可以保存和固件可以快速激活。1 S- [3 [( ~5 G+ G5 q; _( G

" P9 |# u5 G+ _: k+ ~在睡眠模式中,Cortex-A8内核已被电源门控,因此除了唤醒逻辑(RTC模块)之外,还具有内部逻辑。为了进入睡眠模式,需要一个独立的电源,该电源IES向唤醒逻辑供电。
1 F+ l& L; W' c8 W. L; a. N1 ^( Q+ X7 T
时钟控制模块) H9 E2 z8 X8 z' {# o5 S

  q1 x9 K7 M$ p7 {# J1 h$ |2 H: @" @4 x时钟控制模块由7个锁相环、一个主振荡器、一个片上RC振荡器和一个32768 Hz低功率振荡器组成。1 j  T3 f/ _0 t& F' B- h6 }

# A6 t% t& I+ H3 U+ [; j7 FCPU Clock- ~0 v, \& F9 d& Y
AHB Clock8 W1 r5 C4 V# U3 m  U) a  [$ D. A
APB Clock' O( b; `+ i% K
Special Clock
9 Q' J+ K& u  h' J* t
' S' E$ D: H! {$ P+ m1 Q  w" M它集成了两个晶体振荡器。24 MHz晶体是强制性的,并为锁相环和主要数字块提供时钟源.32768赫兹振荡器只用于提供低功率。为提供高性能、低功耗、易用户接口的RTC,芯片具有以下时钟域:
/ x& q- F9 D: Y) D
  ~1 k4 H( c- m/ S- U
2 a1 d3 k) R' P( k0 b

* k4 a8 Q# ^# Y9 Z, v1 WCCM寄存器列表  W0 j8 S3 X0 n, {1 f1 q
! l( n2 ]- H" @( w3 c

5 h& ?6 }  @: \2 E9 c' c
( W. ^$ V% P$ o: }% Q5 X: l
1 {0 G9 R2 f, W% Y: z
2 j0 u  r  L- h% k) `
CCM寄存器描述
$ q6 r% k5 d0 m  F! w: R
# `4 k( ?1 i' F3 M) _! N% K1 zPLL1-Core(Default: 0x21005000)
% m0 j0 Z- [# a) U; |4 S0 Q2 J( H
$ L; u% |- R7 @' ?& q, F
) t, n* [; ^( a+ `1 s0 h% k
  f- i1 x7 B- |8 @3 J$ E1 R1 x7 B
6 C6 @# U% Y% O1 s; w" X
; R( u! o8 M! \

该用户从未签到

2#
发表于 2019-11-26 18:54 | 只看该作者
好详细的文章啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 05:50 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表