找回密码
 注册
关于网站域名变更的通知
查看: 377|回复: 1
打印 上一主题 下一主题

简述RKnanoC处理器相关参数

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-11-25 16:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

* G0 c% [2 L* q0 _1 ~6 H3 nSystem Operation% O7 B* \/ Q1 Z' W" h$ A' E
# p3 ~- l. M, `
ARM处理器
# q8 O' S& n- M5 I
4 d) Q, V+ ^/ `. `  a& A' K  wABLITE总线连接9 J1 ?9 }  f& E& R1 b+ N% g
: F0 c* ^$ i. k7 L! u
可选择引导方法; y: z6 j7 f2 s$ @& z

' s* t. Q9 j6 H/ z  U% z. j  -从嵌入式ROM启动(默认)& E2 F! b! z+ ~2 ~! j

( _; d: N& _  w# D' d  -从eMMC闪存启动
6 {& `% x/ L# A( `& d7 l
6 E! c3 D7 P. y) `. s  -从SPI或闪存引导
- t2 ^2 P. k) R$ b8 N' K1 n% |) N3 Z+ }) }* ~1 Q8 K

7 ?; g7 ^3 m6 c/ S( f9 ZMemory Organization* G# m, C( C* I( r/ o6 B
! ]- y1 m. y$ u/ J
内部224 KB SRAM用于IRAM和DRAM
3 u" z2 b2 n" l. Z% @. T; A$ Q. Q$ G% F) v
用于解码器和系统代码的嵌入式64 KB ROM' A4 R4 G2 g, ?3 R  [: }7 A

) L8 Q( E# [$ {' B4 p, G/ Q- A6 B( M- i! t
Processor
/ H& R8 }0 \6 y6 b5 m, M, x6 V5 U" e1 i0 N, l
ARM皮质M3低功率芯
* m4 w  @  ?2 _  A
& ?, u; V# m# Q0 Y7 c  -拇指指令集子集2 Y/ ]4 Y( m, j6 ?$ n7 [0 W

; F7 i8 X  f! s4 ?  -银行堆栈指针(SP)9 d8 `6 P& G* t0 f6 r, l3 L
+ @$ C$ b! e- {5 ?1 t
  -硬件分片指令,SDIV和UDIV(拇指32位指令)8 p; b9 v$ ~/ Q" b3 O) N( G0 }
; o: y8 f, \/ E) j
  -处理程序和线程模式
; t% V- {. I6 Z" |
7 v6 m' \& S. G! @& s  -拇指和调试状态
* m. Q9 T2 F5 L. h8 I/ ?( @; f5 `+ F: T& }7 _
  -可中断性-持续的LDM/STM,低中断延迟的PUSH/POP0 E6 }6 m* W6 {

( F/ v) u! J" B) ?  -低延迟中断服务例程(ISR)的自动处理器状态保存与恢复
/ F+ U. F* N% Q" o& ?7 H. M$ o9 M6 I" G5 r- E
嵌套矢量中断控制器
1 Y* V: K0 i! v: J. z$ y" G
- q5 D+ I* F0 s. ~1 X+ M& u  b6 H" K  -26次外部中断& i8 g3 C3 ~7 A7 \

) ^* e3 N& K/ I  -32级中断优先级1 [3 \& p# W' v7 N* D
" M& G5 W. P  v+ b' R5 [* M0 o" r
+ \" r7 ?% O& b1 a. O8 M; j
0 V  a6 V- z1 S0 N' \+ \" Z1 `5 j% d
Clock & Power Management  z! q2 X2 A( o# {+ ?7 m
$ f; Y4 g+ c% ^* |8 Q
单片锁相环,系统主时钟可以是锁相环时钟,也可以是occ输入时钟。0 S' O$ @. e+ n

! Q  w# D% O* x4 H. y0 @& N  x支持不同的主时钟和内部AHB总线时钟比:1:1, 1:2, 1:3, 1:4, up to 1:8 modes. j2 o$ b  N. h3 o# {5 x! F
* T0 ]: {. j4 S: D
支持不同的AHB总线时钟和ARM系统时钟比率: 1:2, 1:3, 1:4, up to 1:8 modes
2 A2 f$ U0 x& b5 x7 K
7 ?9 d4 I6 w# A0 h支持不同的AHB总线时钟和ARM APB总线时钟比: 1:1, 1:2, 1:3 and 1:4 mode
  y. E" h+ }- e  P+ L( {( v% M% C9 w/ a# f# |6 m6 L) U
ARM核的100 MHz最大频率
- ~- w8 \. D' i# g% R( m) b, R$ o
8 t- r, p5 Z6 M# r& u! z
Hardware Accelerator for MP3 decode
8 y! s* g/ E1 }( F5 ]+ a/ q) r
- p# T- K' e7 I3 @MP3 imdct 36计算模块9 l( N5 K' i" m; b& y+ o! y- u
) z! h) x  n$ a# M- i; D2 Q, @
MP3子带合成模块, Z/ ?( k: u- z$ r
2 }' V9 _8 W- _. r6 D1 n

; _: |4 _& d4 H5 Y, C0 oMemory InteRFace
2 ^; F& d4 ]( ?) L( M/ @+ J* J6 q( P- y6 S
外部存储器控制器# t5 W( Y/ j% k: E* j7 ~
8 B8 U. k8 R1 z
  -支持4芯片选择NAND闪存
7 u% _4 R% P2 R) V) V4 _6 a% h6 N' C4 i( Z* ]
  -支持24/40/60位ECC纠错: ~3 _* w2 C' g* M. h: k; e) H8 \

  D( I5 _# f2 C4 ~7 y. }  -支持8位数据宽度到外部NAND
  A8 {/ }  i% R$ ]% o( J2 _0 h" x9 O0 I6 M$ i
SD/MMC控制器% k- n; G: A; z1 y: _

1 r' z3 x* \0 i$ r$ Q  -SD/MMC SPI模式/1位模式/4位模式( P% h# a9 ~9 D: f" y6 a. W4 k
1 ?; `& ^$ y( v( F; e! ]; v
  -支持多媒体卡规范4.41版
) F1 n( `2 j7 K- \- a; F$ w- Q! a# y& }5 F: u
  -支持SD存储卡规范3.0版/ K* b9 P2 S. g5 w

' M8 _5 |, S) s  -支持安全数字I/O(SDIO Version3.0)
( q  _# s7 M& C$ g+ M: O
+ ^7 X7 e3 J/ D4 `  s+ B  -卡时钟速率达到pclk,在scu块中用8位预刻度寄存器重新调整sd/mmc时钟(Pclk)。
1 f8 O" i) n, S+ I7 X, W4 B& A  `, j( I/ Z5 s

; ~9 e& |3 V  oVIDEO interface
+ Q: |% P  ]9 m4 w
& S% \6 z; \& V* L液晶控制器  |. B( G3 M" }+ Y* `

/ C9 [) j9 o3 }  -兼容单片机液晶面板0 X: L4 ]# h, O' _. X

8 i# o! B( I9 `& e+ w+ o  -最多8条lcd数据输出总线
$ `1 y  Q2 ^  ]7 E6 @  }* g( x; s- a2 ~

0 K, R4 t% o+ U+ N1 CDMA Controller7 d: ^6 Q8 ?+ U' y5 }5 N* s+ j

4 S' g9 x1 a+ {3 ], ]芯片中的DMA控制器
5 l: U: ?6 U+ M- T* U+ }: Q3 f. V0 K2 U) Q+ Z
  -支持3个DMA通道,7个外部请求
/ f9 g( X& V) Z0 ~* y" |% x0 m% l* u  }3 I
  -支持增量和固定寻址模式3 w( S' o$ B' D! c( D; h" s; T
" P; B3 C  L2 o/ y
  -支持硬件和软件触发DMA传输模式
1 z) v7 t0 Y4 D  z; J) Z/ Y% U+ O" ~# t
  -支持错误中断,传输-完全中断* X# B, x" |  B% c6 f
# l  e/ V$ u1 c$ J7 `; S
  -当传输数据与源突发不一致时,最后的数据将以单次突发方式传输。* I8 v' z5 g1 l* V  H% D& g# q; T

: v: N# w' \  x3 d9 g' R/ \  -支持可配置信道优先级
1 M" R4 R+ W' d2 T; ^$ P; ~, _! J
  N3 M$ j4 B: {0 y4 A" g- m& R9 z" C/ v$ P" g" U( _, I
USB interface2 a4 q2 `5 _# H% M2 m/ v$ Z- E- m& s

2 m+ Y$ x* X& W. m2 ]; [USB2.0OTG控制器与PHY
4 w$ y3 i8 A: |' L- y- m+ g) l9 N! `2 M7 {; G
在高速和全速模式下运行。
1 S9 ?. E5 j2 H# R& H+ U9 r
" O# ~' ?2 F3 @" t0 _$ P4 J6 b支持会话请求协议(SRP)和主机协商协议(HNP)
+ Z  Q9 X# A6 b6 _& f5 E% k9 y/ O& n) N
支持6个端点,一个控制端点,两个输入/输出端点,一个IN端点) n- S: ~+ E1 b2 H) }, h! h3 s

% N  _# t5 Q6 z支持主机模式下的4个通道,支持大容量传输
; n, h7 C& M8 Q; C( y9 p. n" |2 C1 Z0 {3 K

' @& H0 H. L4 ^Low speed Peripheral interface5 r( e! H$ V, U% @- Q! O

" W9 y- E1 M) N! j% j, e1 p, VI2C控制器" X9 b! ~0 o- t+ k( o% ?

  d3 w4 F0 S, Z  -支持I2C总线的主从模式
8 V% {2 a, J0 w+ I! f3 i" T/ @5 b3 S' _! Y, v+ m
  -软件可编程时钟频率和传输速率在标准模式下高达100 Kbit/s,在快速模式下高达400 Kbit/s9 z  N+ n  ?8 V6 c- v2 a$ {
" q' h  s+ S& |- y3 V1 E+ F# y* `
  -支持7位和10位寻址模式。$ M9 K5 K& ]( L; h
9 Q: ~8 i6 N, o5 |; Z
I2S
! K! ~" a/ i# V3 v5 E
4 r0 o. q/ S, V9 `6 I" R支持单声道/立体声音频文件
0 e- `) q  Y& r2 _2 {  O3 j4 |3 d  o" B& |) G2 {* `0 j' [8 u
支持音频分辨率:8,16位# ]: {7 z+ s$ j* P- W

0 `) P6 x( g1 [/ ^9 \支持8 KHz到48 kHz的音频采样率4 Y; m5 H# O  E# Y

! O+ {$ C  H) J, y- {支持i2S左对齐和右对齐的数字串行数据格式
9 C2 q% l! Z" W% I3 D. X
$ b# N& q3 I) Q4 H1 ]PWM) k4 F1 t$ E0 L* U( m
( Y0 _& k6 _) `% M( j
3通道内置16位定时器/ D" `" e2 k5 p2 D& J& z
$ V( c7 V, R/ y1 o5 G
0~100%占空比PWM信号产生
% z0 O* q  S7 d6 y9 c) @* A- y4 a0 ~- X
在scu块中使用8位预比例尺寄存器重新调整计数时钟(PCLK), ]5 {" M# ^$ `1 ]* b0 ^; F

  P% o. V4 {) l+ z, x) V* H- e9 vSPI master/ q* J. g8 k. f9 c: I

) {8 F4 k/ s- c3 f& v+ v串行-主操作-启用与串行-从外围设备的串行通信
3 P3 w' ?$ f6 [; Y1 L
$ H% \" E- c1 p+ Y' d4 Q7 lDMA控制器接口-使用握手接口实现DMA控制器的接口,用于传输请求; d, s" _- A( n+ g

* G8 j$ J9 \8 i3 F7 j2 N8 E支持中断接口,独立屏蔽中断控制器
  [4 v% F, G  ^  b1 t1 [) Y" J
一条硬件从选择线
; V/ m4 A. D$ B' I& a7 ~/ ?' C, K. z
数据传输串行比特率的动态控制
- `3 R- r) L8 b. }8 d# Z
; Z) R- i' I: x* y# E3 lGPIO/ d* _& B1 f) E  m0 h/ q
5 x2 h' J7 W' t8 X) O
支持28个单独可编程的输入/输出引脚
7 `+ P% h% A0 s3 D+ v$ `4 b5 @' n8 R# l
具有外部中断能力的28个GPO$ h% q  A5 ?4 }) k

& ?9 c7 b5 L( UTimer
. T4 b6 U3 ~7 Q) v) N% G2 z
$ J6 m' t( n; P' a: L4 V" O内置24位定时器模块* Q5 e3 _- E* T. [2 ?

* E1 i6 p  p% {: I" g% c0 {) D* I支持两种操作模" t& r6 Y* p' i& @/ \

0 I' g, S2 x+ q% T# R. k5 |: BUart4 t' R6 z. g3 Z
" l& K4 D# z6 x8 ?, C
Amba apb接口-允许轻松集成到amba 2实现的可综合组件中。4 W7 r/ ~, q& d* g$ S# {6 \

" w- C) G# l2 M# A! KDMA控制器接口-使用握手接口在AMBA总线上启用DMA控制器的接口,用于传输请求
7 W. q( L: E1 U4 R
3 ^' |1 V- U! w3 @: |支持中断接口以中断控制器
& K( O% d9 N3 K
+ y7 ^4 x/ u! G6 R+ @6 t1 S
" H/ H: l& A" b" j, GAnalog IP interface' j( }: Z; \+ G) f

# o- ]$ L+ m" i  w; m5 R AUDIO-DAC5 f' Q* O. s: B1 i+ ]9 {
+ t  Z8 j0 X+ z$ ^' m
   -带耳机放大器的24位音频DAC
7 T! b# V3 i: H; ^- S* ^  z
8 F- P- R0 K+ ]+ z   -超低静电! q4 t% r* ]2 t
# r. S' X4 @; Y! t5 G
   -无POP噪声9 i0 X7 O% c$ X" X* M$ I2 ]* @
4 v* ^9 E% D3 G: I2 A6 w
  -高效率G级耳机放大器0 w1 _, U, p' Y2 p' Z. v3 x

0 ^, s' k# h1 p   -异步采用不同采样率7 x; n5 W9 b4 X8 m

1 J+ l/ I4 l  JMIC amplifier
# f! v" x- g4 K4 |
6 ?) L: n. d& [  [! m20 dB低噪声升压放大器
$ A# M0 i* c+ w. _1 T1 q3 @, X" s0 }
2 K' v( ?8 ]- U% C7 y$ s3 z) e用于MIC输入的低噪声程控放大器- S+ r; L. q7 X+ k7 j
, {  f) _- q+ a0 f# [8 v- I$ Z+ Q
ADC Converter
5 R6 {( n: O4 K, T, D! G
0 n5 k1 j2 K1 V7 Z3 I# }4通道单端10位1 msps逐次逼近寄存器模拟数字转换器* L& `2 i/ c* x- @6 W& ~* M7 S

: g& [+ L; i/ ?$ X9 ?/ ]DCDC
, S8 A8 \& o4 I" v! ~
: ^" ?' D7 [8 k# A1.2V默认输出电压设置
' ?# Q7 s- `6 n0 b9 e6 O6 a! @( ^- j0 c2 o! E$ }
电流模式内补偿控制8 n. L. X% q& o% t
( d$ _* B- N  \9 `; Q: K
100 mA峰值输出电流
7 }) ]8 `7 F9 T( j1 [* ?3 h! A$ b# K& U; x' ]7 Z
强制PWM操作' p/ c: ]3 m9 a, p3 U
0 e3 g4 ?1 Y8 c  f4 [" H1 k
可调输出电压' P* m0 B7 S& c1 b, z

3 Z) l0 E& P  A* }1.2MHz工作频率) l- o' A- E& ]  i; M- }5 j- k

; |) T8 D; A4 ]: @: R$ W集成cout放电开关
9 P( D# O9 `" Y9 h
, I' ]6 @" c0 N+ B% C本文节选自RKnanoC datasheet资料 .% {/ p# q4 |- \6 E

4 c1 q' t# A" R2 x! u7 n+ G* C5 e6 u# j, Z
' M, M! F' B8 i9 O+ g* Z" C& y) J$ T+ d. `+ D1 V# R) c; L
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-7 08:49 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表