TA的每日心情 | 开心 2019-11-20 15:05 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
8Gb(x32) 178ball-LPDDR3 H9CCNNN8GTMLAR_datasheet
. } i7 Q1 b( T/ y; ]/ A4 d& n+ I- b
. _" g0 s5 m5 e, A1 f' J8Gb(x32) 178ball-LPDDR3 H9CCNNN8GTMLAR_datasheet
7 U* S3 |* [) K1 p特征:1 g3 f) w4 R% h2 Z; s! e9 S
[ FBGA ]
" n) z2 }# u `2 W●作业温度
, F0 s2 x3 ^- X8 L- X- (-30)oC ~ 85oC
( B! H# d) l i R t' X, @7 b% u● Package* r( i( N2 f2 C9 _3 l
- 178-ball FBGA8 o; W" U3 o! b$ p+ m5 y
- 11.0x11.5mm2, 1.00t, 0.65mm pitch& W: C" G# k8 s6 M/ p* b
- Lead & Halogen Free2 a# @9 L+ N" h3 j3 r R* U" ^
$ I) Q8 T9 U( w/ e- L8 W
[ LPDDR3 ]
|8 k% {/ W- \VDD1 = 1.8V (1.7V to 1.95V)3 o, }. Y7 U4 ?. r) Q7 u6 L
VDD2, VDDCA and VDDQ = 1.2V (1.14V to 1.30)
& k" a; }. o2 W+ n! F+ k! xHSUL_12接口(高速无终止逻辑1.2V)& L6 ^- S) ~: i
用于命令、地址和数据总线的双数据速率架构
: c/ G6 [" N! v) V-所有控制和地址,除了CS_n,CKE锁定在时钟上升和下降的边缘。' ~6 l. \+ @& }
-CS_n,CKE锁定在时钟上升边缘2 |) o8 F1 ~2 h4 B
-每个时钟周期访问两个数据( P5 u. q. r5 a
3 Q: C) X1 k9 v4 o" `9 i
差分时钟输入(CK_t,CK_c)1 t% K3 e- p) A% R3 y! x' d8 n1 c+ [
双向差分数据选通(dqs_t,dqs_c)
: D) t4 H [) A8 o, G) a4 @-源同步数据事务对齐双向差分数据选通(dqs_t,dqs_c)
q& n! g+ w w! h% t0 ~-读取操作时,数据输出对齐到数据选通(DQS_t,DQS_c)的边缘
7 g8 a* y$ q8 b3 ]4 n8 f' L-写入操作时,数据输入对齐到数据选通中心(DQS_t,DQS_c) D. E7 z' j6 i/ @2 [0 P R& s0 C
9 W# X: H% Y, F/ N% [: L* R' F
DM掩码在数据闪存的上升和下降边缘写入数据。
/ O4 w5 j$ F3 L; G. Y可编程RL(读延迟)和WL(写延迟)* y% v# k A) s+ ?$ n, C
可编程突发长度:8
' z R+ {6 h3 y0 j% ?支持自动刷新和自刷新
. l" T1 M1 D' m( }6 t5 o所有银行自动刷新和每个银行自动刷新支持
) B' l" H0 m! K: {) h& w: a自动TCSR(温度补偿自制冷)
( P2 L% n. ]& _银行面罩和分段掩码的部分阵列自刷新(PASR)5 I7 ]4 i, D' e" ~% g
驱动强度) @/ L/ r# X$ m4 X: f
DPD(深功率下降)3 `/ L# G% h+ X8 m1 V3 p1 g
ZQ(校准)- Q& Y" m3 x" b: D
ODT(关于模具终止)
O0 S% M# x8 R; D) }& @ K
. M# `. C0 c! j8 N9 \/ G [+ n原理框图
/ [( ^) m. a e& @6 h1 d5 T. S- `
% E$ O2 m$ ]( D3 G- k) Y& Y |
评分
-
查看全部评分
|