找回密码
 注册
关于网站域名变更的通知
查看: 742|回复: 8
打印 上一主题 下一主题

基于FPGA的SDRAM乒乓读写操作设计

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-11-11 13:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    基于FPGA的SDRAM乒乓读写操作设计
    . E' q* \4 s: ^# \1 z

    & g5 {. W' U$ Q摘 要:针对视频图像采集系统中需要实时显示的数据存储效率问题,提出了一种基于FPGA的SDRAM乒乓读写操作设[size=8.99986pt]计。在研究SDRAM的基本原理和影响性能的主要参数的基础上,利用Verilog语言实现了SDRAM的初始化及自刷新。对SDRAM数据存储设计了一种乒乓读写操作控制方案,支持Bank切换存储,充分利用读写时差,提高了数据吞吐量。且对该控制方案中的多时钟域下的数据流交换设计了FIFO控制方案。用Modelsim仿真工具对Bank切换、SDRAM初始化、自刷新及乒乓读写进行了时序仿真。仿真波形表明该设计方案能很好的实现Bank切换及SDRAM的乒乓读写操作。
    ' A/ Q+ A1 i, }  Z. V* R$ q关键词:SDRAM;乒乓操作;FPGA;多时钟域;时序仿真" `; G6 z' i$ V0 [4 g8 W7 C
    游客,如果您要查看本帖隐藏内容请回复

    / S; U# _& A. i+ Y0 H8 b- Y8 |* O* ?( F! i

    该用户从未签到

    2#
    发表于 2019-11-11 14:45 | 只看该作者
    看看基于FPGA的SDRAM乒乓读写操作设计。
  • TA的每日心情
    开心
    2023-8-7 15:16
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2019-11-13 08:49 | 只看该作者
    PGA的SDRAM乒乓读写操作设计

    该用户从未签到

    4#
    发表于 2019-11-14 15:23 | 只看该作者
    看看:lol:lol

    该用户从未签到

    5#
    发表于 2019-11-14 23:02 | 只看该作者
    快快快快快快扩扩扩扩扩
    ; _& h% s7 R7 ?$ J6 ?9 [4 j
  • TA的每日心情
    无聊
    2019-11-19 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
    发表于 2019-11-19 15:16 | 只看该作者
    这是论文啊。。。

    该用户从未签到

    9#
    发表于 2021-1-19 09:49 | 只看该作者
    看看,学习一下,谢谢分享
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-13 00:12 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表