找回密码
 注册
关于网站域名变更的通知
查看: 548|回复: 0
打印 上一主题 下一主题

如何有效解決ESD静电问题?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-10-17 17:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
            
静电是人们非常熟悉的一种自然现象。静电的许多功能已经应用到军工或民用产品中,如静电除尘、静电喷涂、静电分离、静电复印等。然而,静电放电ESD却又成为电子产品和设备的一种危害,造成电子产品和设备的功能混乱甚至部件损坏。现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、CMOS电路造成的破坏等问题越来越引起人们的重视。电子设备的ESD也开始作为电磁相容性测试的一项重要内容写入国家标准和国际标准中。
1、静电成因及其危害
静电是两种电系数不同的物质摩擦时,正负极性的电荷分別积累在两个物体上而形成。当两个物体接触时,其中一个趋从于另一个吸引电子,因而两者会形成不同的充电电位。就人体而言,衣服与皮肤之间的摩擦发生的静电是人体带电主要原因之一。
静电源于其它物体接触时,依据电荷中和的物理存在着电荷流动,传送足够的电量以抵消电压。在高速电量的传送过程中,将产生潛在的破坏电压、电流以及电磁场。严重时,将其中物体击毁,这就是静电放电。国家标准中定义:静电放电是具有不同降低电位的物体互相靠近或直接接触引起的电荷转移(GB/T4365-1995),一般用ESD表示。ESD会导致电子设备严重损坏或操作失常。
静电对器件造成的损坏有显性和隐性两种。隐性损坏在当时看不出来,但器件变得更脆弱,在过压高、温等条件下极易损坏。
2、产品的PCB设计
现在产品的PCB都是高密度板,通常为4层板,随着密度的增加,趋势是使用6层板,其设计抑制都需要考虑性能的平衡。一方面,越大的空间可以有更多的空间摆放元器件,同时,走线的线宽跟线距宽,对于EMI、音频、ESD等各方面性能都有好处。另一方面,数码产品设计的小巧又是趋势的需要。所以,设计时需要找到平衡点。就ESD問題而言,设计上需要注意的地方很多,尤其是关于GND布线的设计以及线距,很有讲究。有些产品中ESD存在很大的问题,一直找不到原因,通过反复研究跟实验,发现PCB设计中出现的问题。
   为此,这里总结了PCB设计中应该注意的要点:
1、PCB板边(包括通孔Via边界)跟其它布线之间的距离在大于0.3mm;
2、PCB板边最好全部用GND走线包围;
3、GND跟其它布线之间的距离保持在0.2mm~0.3mm;
4、Vbat跟其它布线之间距离保持在0.2mm~0.3mm;  
5、重要的线如Reset、Clock等于其它布线之间的距离应大于0.3mm;  
6、大功率的线跟其它布线之间的距离保持在0.2mm~0.3mm;   
7、不同层的GND之间应有尽可能多的通孔(VIa)相连;  
8、在最后的铺地時应尽量避免尖角,有尖角应尽量使其平滑。  
为了使其产品变得更加安全有保证,可以加上深圳阿赛姆科技有限公司的ESD保护器件
本文出自深圳市阿赛姆科技有限公司转载请说明出处及链接(http://www.asim-emc.com/

0 @0 ^9 d0 q5 z+ h

" h# f3 k0 ^( Z; n- I" A1 O: Y6 u. H" K* l7 X/ e
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 01:11 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表