找回密码
 注册
关于网站域名变更的通知
查看: 208|回复: 2
打印 上一主题 下一主题

设计了一个fpga控制的板子,但是复位电路忘记了。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-10-15 16:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
+ |& w5 z, ~: e6 o4 n* \  o
设计了一个FPGA控制的板子,但是复位电路忘记了,所以就没有复位reg变量初始化模块了;这样reg就会出现X状态,在仿真的时候可以用initial初始化。但是综合initial的时候会有一定的问题,想请教一下大神,在定义的时候直接赋值可以吗? 例如 reg a=1;非常感谢!
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2019-10-15 19:24 | 只看该作者
    initial是不可综合的,只可用于仿真,要想有个复位的话,可以加个计数器产生一个复位信号。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-20 15:46 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表