找回密码
 注册
关于网站域名变更的通知
查看: 225|回复: 2
打印 上一主题 下一主题

基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-10-14 08:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计

0 q5 f6 Y! \/ w3 h$ Z  v
: f4 o' }* L8 s. |$ {% A
针对复杂算法中矩阵运算量大,计算复杂,耗时多,制约算法在线计算性能的问题,从硬件实现角度,研究基于FPGA/NIOS-Ⅱ的矩阵运算硬件加速器设计,实现矩阵并行计算。首先根据矩阵运算的算法分析,设计了矩阵并行计算的硬件实现结构,并在ModelSIM中进行功能模块的仿真,然后将功能模块集成一个自定制组件,并通过Avalon总线与NiosⅡ主处理器通信,作为硬件加速器。最后在FPGA芯片中构建SoPC系统,并在ALTEra DE3开发板中进行矩阵实时计算测试。测试结果验证了基于FPGA/Nios-Ⅱ矩阵运算硬件加速器的正确性、可行性以及较高的计算性能。
7 H) i* f. L& o) G7 i2 r
游客,如果您要查看本帖隐藏内容请回复

; M, B& M0 ^& Y; ]1 a- u

该用户从未签到

3#
发表于 2022-1-12 15:54 | 只看该作者
基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-31 09:06 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表