找回密码
 注册
关于网站域名变更的通知
查看: 1131|回复: 4
打印 上一主题 下一主题

关于晶振的?

[复制链接]
  • TA的每日心情
    郁闷
    2019-11-20 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-10-8 09:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    想问下大神们,晶振下面必须挖空吗?
    - Y- ]$ T$ j) ~  d3 }# n; P! D( ^8 Q ' N/ t( ~  w+ l7 c* ?% K

    & W: b  f+ ~+ d: m7 O5 E! }
  • TA的每日心情

    2019-11-20 15:05
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2019-10-8 11:23 | 只看该作者
    我们只是要求晶振下面不许走线,但是可以不用挖空

    该用户从未签到

    3#
    发表于 2019-10-8 11:39 | 只看该作者
    本帖最后由 斯科拉_杜 于 2019-10-8 11:40 编辑
    $ X) Q2 C) C" [* A# W% i/ O
    6 m: D3 v9 D. |% I4 ~* c  ~1、晶振下面不许走线(信号线或电源线),可以不用挖空;
    5 z( p) k. x# a) M3 y$ v1 ]2、晶振尤其是有源晶振,尽可能采用包罗地对其晶振信号线进行包罗;5 A9 w; @/ o0 V

    点评

    他这个是无源的  详情 回复 发表于 2019-10-8 13:28

    该用户从未签到

    4#
    发表于 2019-10-8 13:28 | 只看该作者
    斯科拉_杜 发表于 2019-10-8 11:39% o; Q& ^1 [# G. j8 G  |
    1、晶振下面不许走线(信号线或电源线),可以不用挖空;
    ( Q* ^$ m1 g( R+ z/ [' C2、晶振尤其是有源晶振,尽可能采用包罗地对其晶 ...
    8 ]  a: S8 D( O) ]! F
    他这个是无源的8 [% J, V( m" B3 v$ ~: b+ ?  |

    该用户从未签到

    5#
    发表于 2019-10-8 13:46 | 只看该作者
    含高速信号的pcb晶振的处理方式供你参考下* E/ y( X2 S* I2 z$ n
    1.晶振周围包GND,并打一圈via孔
    & t! e  V  o' ^5 w: H* u5 ^2.晶振信号线尽量走短,电容尽量靠近晶振摆放5 D% g; E+ D2 ~: P' d) j
    3.晶振下方参考层必须是完整的GND,禁止走线,走电源
    4 c# R* p  ^, @4.高速信号线尽量远离晶振$ j! @2 M. F3 a3 W
    3 c( [8 V2 x4 N
    另外高通的solution经常有晶振下面的GND挖“护城河”的做法,具体说就是在参考层的GND挖一个三面的开槽,把晶振下方的GND和大的GND plane稍微隔开一下(并没有真正隔开,还有一面相连)。但是具体效果没测过,不晓得咋样
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-14 05:44 , Processed in 0.156250 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表