找回密码
 注册
关于网站域名变更的通知
查看: 219|回复: 1
打印 上一主题 下一主题

FPGA的JPEG解码算法的研究与实现

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-9-27 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 Ferrya 于 2019-9-27 14:20 编辑 ) u3 M0 a2 J& ^: X5 B4 S( Z
    0 w  n0 e* b5 C
    FPGA的JPEG解码算法的研究与实现6 `6 S' ~9 D* l: H. F

    6 g9 Q4 Y8 }# Y  G在多媒体通信技术中,JPEG以其对静止图像的优良的压缩特性获得了广泛应用,成为国际通用的标准。本文在简要介绍JPEG标准和FPGA(Field Program-mable Gate Array,现场可编程门阵列)设计流程的基础上,从总体规划的角度提出了整个系统结构的设计思想,对JPEG解码器各部分算法进行了深入的研究,接着对各个模块的设计进行了详细的描述。采用了Verilog硬件描述语言对JPEG基本模式硬件解码器的各主要模块进行设计实现,并给出了功能仿真波形图及测试结果。在JPEG图像解码器中,二维IDCT(离散余弦逆变换)单元在整个解码过程中消耗的时间占了很大的比例,因此提高二维IDCT变换的速率显得很有必要,本文利用行列分解的方法实现二维IDCT变换,有效地减少了二维IDCT单元的运算时间。将反Zig-Zag扫描集成到了反量化器上,节约了反量化和反Zig—Zag扫描的时间。基于JPEG标准中Huffman码表的规律提出并行熵解码的算法,实现了快速Huffman解码。本课题的JPEG解码器的设计与实现,为复杂的图像解码器在FPGA上实现做了探索性的尝试,对其他的图像解码系统的IP核设计以及FPGA实现有着积极的借鉴意义。* `$ x) q$ j8 G& ~! I7 F% n
    游客,如果您要查看本帖隐藏内容请回复

    该用户从未签到

    2#
    发表于 2019-9-27 19:03 | 只看该作者
    看看楼主说的方法。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-18 20:34 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表