找回密码
 注册
关于网站域名变更的通知
查看: 260|回复: 2
打印 上一主题 下一主题

用的是xilinx的Endpoint Block Plus for PCI Express核,综合时报错。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-26 17:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

" T: H1 [4 b* h# y# i, E( @- [我用的是xilinx的Endpoint Block Plus for PCI Express核,综合时报错:ERROR:HDLCompilers:26 - "ipcore_dir/coenfd/simulation/DSPort/pci_exp_expect_tasks.v" line 60 expecting 'EOF', found 'reg'* y! r% Y% W* |4 B9 _, S0 r' E
6 A- z3 c- p2 R" W
版本是ise 13.4。! R% P: ?' V- v% R7 {- _4 q) k
请教大神,非常感谢!

该用户从未签到

2#
发表于 2019-9-26 18:44 | 只看该作者
/ `+ C0 W8 |( e4 f. y
我也遇到了这样的问题 请问怎么样设置才能去掉仿真文件啊 6 M( h  Y, k) r
我没有用到这个文件pci_exp_expect_tasks.v。我还发现这个工程综合的时候自动编译了ipcore——dir中的example——design文件 但是我在我的工程中并没有添加这些文件。弱弱的问一下 难道还要去哪里设置一下才能使的IP核不会去编译它自己生成的例程?
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2019-9-26 18:45 | 只看该作者
    你添加example的,sim文件夹不要加进来。。。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-18 20:32 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表