找回密码
 注册
关于网站域名变更的通知
查看: 1378|回复: 3
打印 上一主题 下一主题

FPGA电源引脚对地短路怎么办?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-25 15:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1 F3 |* Q# M; ~4 d* u! V2 O
请教大神,$ Z2 H. F) ~! x# s, q
       我用的XC7K325T,供电芯片是TI的TPS54020,基本上工作是正常的。但是板子偶尔会出现FPGA的3.3V或者1.0V电源引脚对地短路,电源芯片并没有坏,换过FPGA就好了。  S+ j$ E! h2 m, H) @. r$ ?
      一直找不到原因,我的FPGA到连接器的输出引脚都没有加限流电阻或者是上下拉,ESD保护等。8 B8 J2 r# X3 N6 _, J+ n% p% b. V6 m
' u; q8 ?" p' o; ]
      请问一下,这种普通的IO引脚没有加限流或者做ESD保护会使FPGA的电源击穿吗? 我想就算有静电,也只是把IO给打坏啊,还请经验丰富的同行给讲解一下,是否是由其他原因引起的。" \. X2 f* K$ }  |) n2 [
非常感谢!
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2019-9-25 17:53 | 只看该作者
    是FPGA损坏么?迄今坏过几次?FPGA内部一般都有二极管钳位保护电路,没那么容易挂的。

    该用户从未签到

    3#
    发表于 2019-9-25 17:54 | 只看该作者
    你的 FPGA 引脚直接到连接器么 连接器 外接的负载是什么? 我用70t做过核心板,也是直接引了引脚到连接器,没有坏过。FPGA是挺耐X的。
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2019-9-25 17:55 | 只看该作者
    我打了十几板,烧了几十片,才解决了这个问题,学费是高昂的。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-18 20:40 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表