找回密码
 注册
关于网站域名变更的通知
查看: 176|回复: 1
打印 上一主题 下一主题

一款基于FPGA的经济型MPEG-2运动图像编码器IP核设计

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-9-26 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 Ferrya 于 2019-9-27 14:21 编辑
    3 r' q/ r  V2 M# M. u# f2 ]- v# u. [" ^3 r
    一款基于FPGA的经济型MPEG-2运动图像编码器IP核设计
    7 H" o: m# w9 z+ D) g, o' [3 v9 w2 V
    : P7 U7 w2 T( f2 {- e

    / T2 r( B3 |* v$ m* y现场可编程门阵列(FPGA)具有使用灵活、体系结构可变、价格低廉、执行速度快等优点,很好地适应了现代远程教育中的多元化需求。因此,本文从经济实用的角度出发,为山区、偏远农村现代远程教育,设计了一种基于FPGA的经济型MPEG.2运动图像编码器的IP核。, C" t/ I# }/ G( I, w
    , C/ H- \% r/ j# _# F
    本文在现代远程教育需求与运动图像编码标准MPEG.2的交叉点选题,针对山区、偏远农村现代远程教育这一特定的应用领域,开发基于FPGA的经济型MPEG一2运动图像编码器IP核上进行了一些探索和研究。论文针对FPGA设计特点以及本系统的应用环境,采用VHDL语言自顶向下设计了MPEG.2编码器中的核心部分的IP核,重点解决了其中的二维DCT模块、可变字长编码模块当中的关键路径时延过大的问题,提高了系统的最大工作频率,并且对运动估计模块采用了一种高度并行及紧凑流水线技术的运动估计电路结构,通过改进搜索窗缓存、PE运算阵列等单元,获得了较高的运算速度增益并有效地降低了电路功耗。论文在设计思路上力图体现个人的创新,然后通过ALTERA公司的CycloneEPLCl2Q240C8器件对设计进行了验证,并将验证结果与MPEG.2TM5中的校验模型比较,证实了该设计的正确性和优质性。
    # h( V4 m( i. D3 @1 Y
    游客,如果您要查看本帖隐藏内容请回复
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-20 17:55 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表