TA的每日心情 | 开心 2019-11-20 15:00 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Ferrya 于 2019-9-27 14:22 编辑 8 L6 X* X+ v v+ z/ z" F7 p. T
5 c* a8 B l1 X( j. B' h
' V$ C5 Y, M4 g+ M! r" K L( c
, s+ G. T- b- F0 D4 R' J3 w' o( @
3 |* C/ I# T! A0 s
现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。) G9 A! g! o) q s
, _' I4 O7 C, E' A2 O/ P
首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。& w2 ]. H. k" A/ n7 ]2 f
* b/ ?: K u2 N! c. x+ n/ V& W" h
其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。% M5 ]+ q: F! f9 h2 W
4 c1 }8 o* a! \! L% p
最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。
1 O0 c3 R8 V1 w3 O8 F) d6 U3 K; v8 k
6 \+ q) v2 A* X/ z" U6 T: E0 ~& J& q1 p) U
|
|